第六章计数器2、任意进制计数器的构成1简析.pptVIP

第六章计数器2、任意进制计数器的构成1简析.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一 同步二进制计数器(P278) *中规模集成的4位同步二进制计数器74161(74LS161): *中规模集成同步十进制计数器74160 (74LS160 ): 三 、异步计数器 右图是由JK触发器构成的异步3位二进制加法计数器。 波形如图所示 ②异步二进制减法计数器 右图是由JK触发器构成的异步3位二进制减法计数器。 波形如图所示 2. 异步十进制(加法)计数器 由JK触发器构成的异步十进制计数器,其逻辑电路如图所示,其状态表及时序图与同步十进制计数器相同。 *二-五-十进制异步计数器74LS290: 其逻辑符号及功能表如图所示 四、任意进制计数器的构成方法 1. MN的情况 a. 置零法: 注:由于清零信号随着计数器被清零而立即消失,其持续的时间很短,有时触发器可能来不及动作(复位),清零信号已经过时,导致电路误动作,故置零法的电路工作可靠性低。为了改善电路的性能,在清零信号产生端和清零信号输入端之间接一基本RS触发器,如图所示。 b. 置数法: 【例】如图所示电路是可变计数器。试分析当控制变量A为1和0时电路为几进制计数器。 小结 【例】试利用置零法和置数法由两片74LS161构成53进制加法计数器。 【例】试利用置零法和置数法由两片74LS161构成53进制加法计数器。 【例】试利用置零法和置数法由两片74LS161构成53进制加法计数器。 【例】试利用置零法和置数法由两片74LS161构成53进制加法计数器。 ①选定循环初态Si,确定i,写i=( )2,→D3D2D1D0 ②判定循环末态Si+M-1 ③写i+M-1=( )2,将Si+M-1 全部Q为1的端相与非→ 同步预置数法 : 【例】用74161实现12进制计数器。 (2) 置数法(i=1), CLK 计数输入 1 1 进位输出 1 Q 0 Q 1 Q 2 Q 3 EP CLK 74161 ET R D LD C D 0 D 1 D 2 D 3 M=12,在SM+i-1=S12=1100处反馈置1。 【例】用74161实现12进制计数器。 (2’) 置数法(i=3), CLK 计数输入 1 1 进位输出 1 Q 0 Q 1 Q 2 Q 3 EP CLK 74161 ET R D LD C D 0 D 1 D 2 D 3 M=12,在SM+i-1=S14=1110处反馈置1。 6.3.2 计数器 解:置位信号为 预置数为D3D2D1D0=0000 EP ET C LK D 0 D 1 D 2 D 3 R D LD C Q 1 Q 2 Q 3 Q 0 74 LS 161 & 1 3 1 1 A Y 进位输出 C LK 基本要求: 掌握74160、 74161各管脚的功能; 掌握用74160 、74161实现不同进制的方法。 作业: P349思考题和习题 6-12题、6-13题、6-14题、6-16题 (1)M=M1?M2,即M分解为M1 ×M2 ,可采用串行进位方式/并行进位方式。(以两片级联为例) 串行进位方式 : 以低位片的进位输出信号作为高位片的时 钟输入信号。两片始终同时处于计数状态. 并行进位方式 : 以低位片的进位输出信号作为高位片的控 制信号(使能),两片的CLK同时接计数输入。 整体清0方式 整体置数方式 串行进位方式 并行进位方式 如果要求实现的进制M超过单片计数器的计数范围时, 必须将多片计数器级联,才能实现M进制计数器。 2. MN的情况 (2)当M为素数时,不能分解为M1和M2,采用整体清0/整体置数方式。 首先将两片N进制计数器按串行进位方式或并行进位方式联成N×N M 进制计数器,再按照MN的置零法和置数法构成M进制计数器。此方法适合任何M进制(可分解和不可分解)计数器的构成。 【例】用74160实现100进制计数器。 (1) 并行进位,M=100=10*10。 CLK 计数输入 进位输出 1 1 1 C 1 2 3 4 5 6 11 12 13 14 15 16 17 7 8 9 10 Q 0 Q 1 Q 2 Q 3 EP CLK 74160 ET R D LD C D 0 D 1 D 2 D 3 Q 0 Q 1 Q 2 Q 3 EP CLK 74160 ET R D LD C D 0 D 1 D 2 D 3 【例】用74160实现100进制计数器。 (2) 串行进位,M=100=10*10。 CLK 计数输入 ? 思考: 为什么进位端要加一个反相器? 不加会有什么结果? 1 1 1 Q 0 Q 1 Q 2 Q 3 EP CLK 74160 ET R D LD C

文档评论(0)

yy558933 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档