毕业论文--基于CPLD序列检测器的设计与实现.docVIP

  • 7
  • 0
  • 约2.29万字
  • 约 47页
  • 2016-11-25 发布于贵州
  • 举报

毕业论文--基于CPLD序列检测器的设计与实现.doc

毕业论文--基于CPLD序列检测器的设计与实现

宁夏大学新华学院 课程论文(设计) 论文题目: 序列检测器设计 姓 名: 于俞 专 业: 电子信息工程 指导教师: 马玉韬 提交日期: 2013年12月 [摘 要] 在当下时代,随着电子技术的蓬勃发展,特别是电子设计自动化(EDA)技术和可编程逻辑器件进行通信系统设计的技术已经应用的越来越广泛。硬件描述语言的出现也使得我们在设计系统工程时越来越便利,解决了传统电路原理图设计系统工程的繁琐。此课题提出了一种基于复杂可编程逻辑器件(CPLD)通过EDA技术设计、仿真、实现序列检测器。从而让大家熟悉Verilog硬件描述语言的运用,详细了解在系统可编程器件的原理及其应用方法,掌握在系统可编程开发软件。 关键词: EDA技术;CPLD;Verilog硬件描述语言;仿真 目 录 第一章 EDA技术 1 1.1 EDA技术简介 1 1.2 EDA技术概念及特征 3 1.3 EDA

文档评论(0)

1亿VIP精品文档

相关文档