PCB板内地返回路径的处理.doc

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PCB板内地返回路径的处理

PCB地返回路径的处理 摘要: 印制电路板的好坏直接影响电子系统的电磁兼容性能,而印制电路板的上地返回路径是控制整个电子系统电磁兼容性能的核心之一,依据整个系统中返回路径所处的位置针对不同干扰信号有针对性的处理地返回路径,可以是事半功倍的提高板内电磁兼容性能。本文以实际工作遇到的金属壳体的印制电路板为研究对象,针对印制电路板内数字地、模拟地和大功率信号和散热器的特点依据GB17626的测试的干扰源类型,分析各部分干扰源的种类以及干扰形成原理。依据系统电磁兼容常用手段对各种降低干扰源,从而提升整个电子系统的抗干扰能力和稳定性。 引言: 地是电子系统中重要的组成部分,地处理是电磁兼容的主要部分也是信号完整性设计核心之一,针对不同干扰源的抗干扰性和稳定性,对印制电路板内的地进行合理处理会提升整个电子系统的抗干扰性。本文通过壳体、数字与模拟地内的一些处理方式说明地处理的重要性。 关键词:电磁到兼容、信号完整性、返回路径 一、PCB板内常见地返回路径的特性: 理想的地返回路径是一个纯净的电位为零的参考面,实际电子系统内不存在绝对零电压的参考平面,因此layout工程师要设计出一个相对纯净的参考界面作为返回路径。PCB板内电层和地平面是整个系统的返回路径,因篇幅限制本文仅对地返回路进行分析。由于仅分析地返回路径所以本文并不采用返回路径这一称呼依然采用地这个称呼。本文通过地分割、信号线与地的关系和散热片处理三个方面对地返回路径进行简要描述。 二、地分割 1、壳体地:壳体电势返回路径是PCB板内与壳体共电位的平面 1)干扰源: 壳体工作环境比较复杂根据GB17626 的测试内容可知其干扰源主要有浪涌、雷击、静电放电等。 2)电路板内解决方法: 为了避免壳体上干扰信号涌入到电路板的信号地,用不低于50Mil的沟槽将电路板内与壳体连接接口的地与电路板内的地进行分割。 、不跨越接口信号分割,避免了干扰信号通过地返回路径干扰电子系统。沟槽令电路板内的地形成一个相对独立的地平面,但沟槽在电磁环境内会形成天线效应采用史蒂文森推导沟槽产生的天线效应可知: 当缝与波导轴线平行时,称为纵缝,其归一化导纳为: 当缝与波导轴线垂直时,称为横缝,其归一化电阻为: 斜缝归一化电阻: 具体推导见《天线原理与设计》 因电路板地分割的复杂性,本文只做定性分析:依据电磁兼容整改的基本方法我们采用切断从天线上发射到壳体地和数字地方向上的干扰信号路径从而保护敏感器件的措施来降低沟槽的影响。利用电容的旁路功能将从沟槽流入、流出电流旁路到地平面从而降低干扰强度。 现实中PCB板通过铜柱与壳体相连,电路板内干扰电流通过铜柱传导到系统的壳体地,故PCB内壳体地的电压要比壳体电压略高。在理论上穿心电容可以切断干扰路径,实际应用中穿心店容的中心地很难连接到壳体地上,为了解决这个问题经过大量试验得出:在沟槽上串接一个耐压1000V的电容也可以将沟槽的天线效应降到容忍范围内,过在实际操作中layout一般采用跨接电容的方法来解决这类地分割问题。 、分割线跨接信号线,信号线的返回路径被分割。由于高频趋肤效应,绝大部分返回电流总是贴着信号线下方3W宽度范围流动。当地平面上出现沟槽时,返回电流就会绕过这个槽,这个绕行的回流增加了整个回路的电感,为了实例化这个问题采用经典沟槽模型如下图: 增加的电感可由下式计算得出: L电感单位nH,D沟槽长度单位in,W沟槽宽度单位in。 在电磁环境中沟槽不仅有天线作用,信号线返回路径被破坏了有增加了返回路径的感性阻抗,在采取电容降低沟槽天线效应的同事依据电感或磁珠的选通作用可以令信号线的返回信号有一个地阻抗路径从而降低由于分割引起的感抗。因此在这种情况下采用π型滤波对电路进行优化如下图: 根据电流节点分析法: 在节点1 处的干扰电流会看到一个经 C1的低阻抗路径,相对于经电感/磁珠的高阻抗,可以有效的阻止其流到外部导线的辐射阻抗。同理由外界来的干扰信号会看到 C2的低阻抗路径,相对于经电感/磁珠之高阻抗,也会有效的阻挡。此意味著π型滤波器的组态对于辐射干扰有抑制作用。 2、数字地:也叫逻辑地,是各种开关量(数字量)信号的零电位其敏感度在十几毫伏左右。 1)、干扰源主要:同步开关噪音(SSN),地弹(Ground bounce)也可以归于此类(图1-a);边缘效应如(图1-c)。 2)、解决方法: 、针对边缘效应采用20H原则便可降低边缘效应的干扰这里不做描述。 、开关噪音可定义为: N同步切换驱动器数目,L单个驱动器对地连线等效电感,I每个驱动器瞬时电流变化 由于SSN和内部器件有一些物理性相关,所以很难精确的测量和控制,所以这里的噪音参考相关文件为十几毫伏的干扰量,这个干扰量和相差一千倍的模拟地不能直接相连,故采用地分割。跨

文档评论(0)

didala + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档