RZI码解码器的设计与实现【参考】.docVIP

RZI码解码器的设计与实现【参考】.doc

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
课 程 设 计 报 告 课程设计名称:计算机组成原理课程设计 课程设计题目:3/16RZI码解码器的设计与实现 院(系):计算机学院 专 业:计算机科学与技术 班 级: 学 号: 姓 名: 指导教师: 完成日期:2016.01.15 目 录 第1章 总体设计方案 1 1.1 设计原理 1 1.2 设计思路 1 1.3 设计环境 2 第2章 详细设计方案 3 2.1 总体方案的设计与实现 3 2.2总体方案的逻辑图 5 2.2.1 功能仿真 6 第3章 编程下载与硬件测试 7 3.1 编程下载 7 3.2 硬件测试及结果分析 7 3.2.1硬件测试 7 3.2.2结果分析 8 附 录(电路原理图) 9 参考文献 10 第1章 总体设计方案 1.1 设计原理 本设计要求设计并实现3/16RZI解码器,将输入的3/16RZI码变成二进制数数字序列输出。在一个输入端连续的输入16个周期的脉冲,同时输入3/16RZI码,每次输入一个脉冲,就将输入的信号保存到D触发器中,最后16个数据信号都保存到了D触发器中。同时将所有D触发器连接一个16进制的数据选择器,通过一个16进制计数器控制数据选择器每个数据信号的输出,从而实现3/16RZI的解码。 初始信号: 解码后: 1.2 设计思路 3/16RZI解码器的设计主要包含如下三个部分: 一个16进制计数器 ②由16个D触发器组成的移位寄存器 ③一个16进制数据选择器 图1.1 3/16RZI的思路框图 通过输入16个周期的脉冲同时将3/16RZI码存入到了移位寄存器中,然后再并行输入到数据选择器中,再通过计数器的控制将3/16RZI码变成二进制数字输出。对于以上设计思路部分中可以分别设计实现相应功能的器件,包括16位移位寄存器、16进制计数器、16进制数据选择器等。在连接具体电路时配合相应脉冲和门电路以达到效果。以上三个器件的底层、顶层的设计都采用原理图设计输入方式,经编译、调试后形成*.bit文件并下载到XCV200可编程逻辑芯片中,经硬件测试验证设计的正确性。 1.3 设计环境 ·硬件环境:伟福COP2000型计算机组成原理实验仪、XCV200实验板、微机 ·EDA环境:Xilinx foundation F3.1 设计软件 第2章 详细设计方案 2.1 总体方案的设计与实现 16位移位寄存器的设计和实现 16位移位寄存器单元有俩个输入量:CLK脉冲信号,3/16RZI数据信号。 图2.1.1 16位移位寄存器图 移位寄存器除了具有存储代码的功能以外,还有具有移位功能,就是指将寄存器里储存的代码能在脉冲的作用下依次左移。最后将输入的3/16RZI码并行输出到数据选择器进行选择输出。 图2.1.2 16位移位寄存器仿真图 ②16位计数器的设计和实现 该计数器是一个自启动计数器,由4个JK触发器组成,能够自行数到15。 该计数器通过控制输入端的状态,当每次CLK信号到达时,使该翻转的那些触发器输入端控等于1,不该翻转的为0。这样,就可以用计数器电路的不同状态来记录CLK的脉冲数目,从而达到计数的目的。 图2.1.3 16位计数器图 2.2总体方案的逻辑图 封装后本电路只有俩个输出,其中一个是脉冲信号,另一个是数据信号。一个是解码后输出的二进制信号。 图2.2.1 原理图封装后图 2.2.1 功能仿真 功能仿真波形结果如图2.2.2所示,对表2.2.2与表1.1的内容进行对比,可以看出功能仿真结果是正确的,进而说明电路设计的正确性。 图2.2.2 功能仿真波形结果 第3章 编程下载与硬件测试 3.1 编程下载 利用COP2000仿真软件的编程下载功能,将得到final.bit文件下载到XCV200实验板的XCV200可编程逻辑芯片中。 3.2 硬件测试及结果分析 3.2.1硬件测试 利用XCV200实验板进行硬件功能测试。输入数据通过XCV200实验板的输入开关实现,输出数据通过XCV200实验板的LED指示灯实现,其对应关系如表3.1所示。 表3.2.1XCV200实验板信号对应关系 利用下表中的输入参数作为输入数据,逐个测试输出结果,即用XCV200实验板的开关K0输入数据,观察LED1的输出,得到如下表 XCV200芯片引脚信号 XCV200实验板 XCV200实验板 OUTPUT K4:3 A0 CLK CLOCK A2 INPUT K0:0 A3 K0:0 0 0 0 0 0 0 1

文档评论(0)

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档