- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
可编程逻辑设计实践2010级
可编程逻辑设计实践 指导教师:陈建 第1题 简易电子琴的设计 * 实验目的: 利用FPGA设计数控分频器、译码器、存储器电路。 (2) 实验要求: a)手动输入音符弹奏乐曲,音量分级可调 b )数码管和LED显示音符、音高、音量 c )可选择播放两首经典乐曲 d)包含播放和暂停、快进、快退等功能 扩展:演奏音符延时按节拍快慢 主要模块:主系统由以下3个模块组成:TONETABA.VHD、NOTETABS.VHD和SPEAKER.VHD。 图9-3 硬件乐曲演奏电路结构 输入参考时钟 简谱分频预置数查找表 不同音符的分频值 琴键 音调发生器 -数控分频器 手指 输出不同音符音调 简谱和地址发生器 (3) 参考设计结构: 简易电子琴的设计 第2题 简易函数发生器的设计 DDS的工作原理是以数控振荡器的方式产生频率、相位可控制的正弦波(添加直流信号、三角波,方波)。电路一般包括基准时钟、频率累加器、相位累加器、幅度/相位转换电路、D/A转换器。。 (1) 实验原理: 函数发生器的设计 1、能够产生直流信号、正弦波、方波、三角波等波形。 2、相位累加器步长、频率、幅度分别可控; 3、能选择两组波形,实现波形的加减乘除运算 4、由按键输入、数码管及LED显示控制信息; 5、利用DAC0832以模拟形式显示输出波形。 扩展:进行DFT/FFT变换,显示频域波形。 (2) 实验要求: 相位 累加器 波形信号 产生 幅度 控制 决定输出信号的频率和相位 存储各种波形数据 DA控制器 步长输入及频率控制 波形控制输入 幅度控制输入 (3) 参考设计结构: 函数发生器的设计 信号运算 或变换 DAC 模拟波形输出 FPGA 第3题 数字电路芯片测试器设计 实验目的: 学习利用FPGA进行小规模及中规模数电芯片的检测,掌握FPGA的激励发生器和信号检测器的设计。 (2) 实验要求: a)中小规模组合和时序逻辑芯片测试 b)测试信号有手动、自动两种输入模式 c)小规模芯片,测试结果能体现各个门电路好坏 d)时序逻辑芯片,能够提取一个周期的测试结果 (3) 主要模块: a)小规模组合逻辑芯片测试(如7400、7408) b)小规模时序逻辑芯片测试(如7474,74112) c)中规模组合逻辑芯片测试(如74283,74151) d)中规模时序逻辑芯片测试(如74161,74164) 数电芯片的测试 数电芯片 输入显示 时钟 分频器 输入状态控制 选择器 (4) 参考设计结构: 数电芯片的测试 开关接口 功能检测 输出结果 FPGA 手动 自动
文档评论(0)