- 20
- 0
- 约1.1万字
- 约 30页
- 2016-11-29 发布于湖北
- 举报
2015~2016秋冬 浙江大学计算机学院实验教学中心 8 逻辑与计算机设计基础实验 简易计算器设计 (运算器设计) 一、全加器的设计分析 2 2010-11-14 全加器的设计分析 掌握一位全加器的工作原理和逻辑功能 掌握串行进位加法器的工作原理和进位延迟 掌握超前进位的工作原理 掌握减法器的实现原理 了解加法器在CPU中的地位 掌握FPGA开发平台进行简单的I/O数据交互 3 2010-11-14 全加器的设计分析 实验设备 1台 1套 装有ISE的计算机系统 Spartan III 实验板 实验材料 无 4 2010-11-14 全加器的设计分析 1. 实现16位加减器的调试仿真 2. 16位计算器设计 Ai Bi C i Si C i+1 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 5 2010-11-14 全加器的设计分析 1. 一位全加器 ? ? i i i i 三个输入位:数据位 Ai 和 Bi,低位进位输入 Ci 二个输出位:全加和 Si,进位输出 Ci+1 Si ? A ?
原创力文档

文档评论(0)