- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数电课程设计报告3(朝鲁)
电子科技大学
数字电路
课 程 设 计 报 告
名称 N位数的流水ALU设计
组长: 朝鲁 (2803003021)
组员: 单炎 (2802003004)
周江 (2801305029)
邓畅霖(2801309006)
刘坤禹(2801304013)
电 子 科 技 大 学
设 计 报 告
组长:朝鲁(2803003021)
组员: 单炎 (2802003004)
周江 (2801305029)
邓畅霖(2801309006)
刘坤禹(2801304013)
一:实验题目:N位数流水ALU设计
二:实验内容(含扩展内容):
设计一个具有N位的流水ALU,做到有符号数整数运算,包括加法,减法,乘法,移位,逻辑运算。做到具有一定的流水功能,使得实验数据准确发送,准确接收,并尽可能的提高指令周期。
如图所示,做到在控制层外,数据做到一次流水,在内部运算时也进行流水,使得输出结果在四个周期中得出,指令周期保持为一个周期。
三:实验工具:
Xlinx ISE 10.1,modelsim 6.2d
四:实验步骤:
本次实验本着“由底到顶”的设计原则进行团队设计,由队长统一辅导,对各部分的component进行辅导,最后构成顶层文件,并做到在每一步都严格验收检查波形,确保整个实验的成功。
在分开设计之前,对各部分component的要求大概定制如下
generic (
N:natural
);
port (
clk,rst :in std_logic;
data_a: in std_logic_vector (N-1 downto 0);
data_b: in std_logic_vector (N-1 downto 0);
en : in std_logic;
result: out std_logic_vector (N-1 downto 0) ---此处因设计而已
);
这样便方便了最后设计的综合
1:加法器部分:
本部分总共两级流水,但是由于采用了N位的运算,就涉及到了生成语句的使用。
其中的流水部分,可以通过算法变得更多级,但是会造成很大的数据延迟,故折中考虑采用了两级流水。
按要求:
在行波进位加法器中加入一级流水线;
寄存器输出;
N位加法器为防止溢出,需进行符号位扩展;
输入输出均为符号数
其代码如下:
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD_LOGIC_ARITH.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
entity Adder is
generic (
N:natural
);
port (
clk,rst :in std_logic;
data_a: in std_logic_vector (N-1 downto 0);
data_b: in std_logic_vector (N-1 downto 0);
en : in std_logic;
result: out std_logic_vector (N downto 0)
);
end Adder;
architecture Behavioral of Adder is
component pipe
port(
clk:in std_logic;
en :in std_logic;
rst:in std_logic;
din:in std_logic;
dout:out std_logic
);
end component;
signal pipeA_ff,pipeB_ff:std_logic_vector (N-1 downto(N/2));
signal pipe1_ff :std_logic_vector ((N/2-1) downto 0);
signal pipe2_ff :std_logic_vector (N downto 0);
signal C :std_logic_vector (N downto 0);
signal pipeC :std_logic;
begin
adder: ---全加器的连接
for i in 0 to N generate
zero_bit:
if i=0 generate
pipe1_ff(i)=data_a(i) x
您可能关注的文档
最近下载
- 输液港常见并发症及处理.pptx VIP
- 海天蒙德Hi驱动器说明书.pdf
- 运动场土方工程方案(3篇).docx VIP
- 基于单片机的土壤湿度检测及控制系统设计.pdf VIP
- 2024年四川省宜宾市【辅警协警】笔试真题(附答案).docx
- GB_T 311.4-2010绝缘配合 第4部分:电网绝缘配合及其模拟的计算导则.docx VIP
- 大学生职业生涯规划与就业指导(高校学生学习职业生涯规划与就业指导课程)全套教学课件.pptx
- 220kv变电站新建工程施工组织设计.docx VIP
- GB_T 311.2-2013绝缘配合 第2部分:使用导则.docx VIP
- 6.3三角形的中位线 课件(共22张PPT).pptx VIP
文档评论(0)