2016单片机硬件结构和原理.pptVIP

  • 11
  • 0
  • 约2.17万字
  • 约 53页
  • 2016-12-03 发布于北京
  • 举报
2016单片机硬件结构和原理

第二章 89C51单片机硬件结构和原理 2. 4 CPU时序 2. 5 复位操作 A=00H: 累加器已被清0。  PSW=00H:选寄存器0组为工作寄存器组。  SP=07H: 堆栈指针指向片内RAM 07H字节单元,根据堆栈操作法则,第一个被压入的数据被写入08H单元中。  P0~P3=FFH: 已向各端口线写入1,此时,各端口既可用于输入,又可用于输出。  IP=×××00000B: 各个中断源处于低优先级。  IE=0××00000B: 各个中断均被关断。  TMOD=00H: T0/T1均为工作方式0,且运行于定时器状态。  TCON=00H: T0/T1均被关断。  SCON=00H: 串行口处于工作方式0,允许发送,不允许接收。  PCON=00H: SMOD=0,波特率不加倍。 2. 6 89c51单片机的低功耗工作方式 89C51提供两种节电工作方式:空闲(等待、待机)方式和掉电(停机)工作方式 图2-17所示为实现这两种方式的内部电路。 2. 7 输入/输出端口 当C=0时,开关MUX被控为如图示位置,P0口为通用I/O口; 表2-10 P3口线与第二功能表 五、端口的负载能力和接口要求 哈佛结构是一种将程序指令存储和数据存储分开的存储器结构。 中央处理器首先到程序指令存储器中

文档评论(0)

1亿VIP精品文档

相关文档