- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
课程设计(论文)_基于FPGA的智能函数发生器的设计
基于FPGA的
智能函数发生器的设计
学生姓名:X X
学生学号:2 0 XXXXXXXXX
一、设计要求
1.设计一个能产生递增、递减斜波,方波,三角波,正弦波,阶梯波智能函数发生器;
2.要求能自主选择输出波形,并能调整输出频率。
二、设计原理
递增、递减斜波是以一定常数递增、递减来产生的。三角波的产生是在输出波形的前半周期内从0累加到最大值255(8位),在后半周期从最大值递减到0来实现的。阶梯波阶梯波是以一定的常数递增的。正弦波的产生原理是基于奈奎斯特采样定律,先对模拟信号采集,经过量化后存入查表中,再由相位累加器产生地址,通过对查表寻址,得到离散化波形序列,最后经过D/A转换输出模拟波形。方波的产生是在输出波形的前半周期输出低电平,后半周期输出高电平,从而得到占空比为50%的方波信号。
通过所设计的智能函数发生器可以得到递增、递减斜波,方波,三角波,正弦波和阶梯波六种波形,这些波形的产生都是通过FPGA的核心芯片,各种运算都在FPGA中进行,直接输出选择的波形。
三、设计内容与步骤
设计的智能函数发生器就是为了得到得到递增、递减斜波,方波,三角波,正弦波和阶梯波六种波形,可以通过按钮来选择输出波形,并且具有复位的功能。
智能函数发生器总体框图如图1.1所示;图中输入CLK为时钟信号,用于调整输出波形的频率;输入RESET为复位信号;输入SEL[2..0]为选择信号,用于选择输出波形;输出Q接在D/A转换的数据端,就可以在D/A转换器的输出端得到各种不同的函数波形。
图1.1 智能函数发生器总体框图
1.递增斜波模块的设计:
递增斜波模块ZENG见图1.2。它是递增斜波产生模块。
图1.2 模块ZENG
递增斜波模块ZENG的VHDL程序设计:
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY ZENG IS
PORT(CLK,RESET:IN STD_LOGIC;
Q:OUT STD_LOGIC_VECTOR(7 DOWNTO 0));
END ZENG;
ARCHITECTURE ZENG_ARC OF ZENG IS
BEGIN
PROCESS(CLK,RESET)
VARIABLE TMP:STD_LOGIC_VECTOR(7 DOWNTO 0);
BEGIN
IF RESET=0 THEN
TMP:
ELSIF CLKEVENT AND CLK=1 THEN
IF TMPTHEN
TMP:
ELSE
TMP:=TMP+1;
END IF;
END IF;
Q=TMP;
END PROCESS;
END ZENG_ARC;
2.递减斜波模块的设计:
递减斜波模块JIAN见图1.3。它是递减斜波产生模块。
图1.3 模块JIAN
递减斜波模块ZENG的VHDL程序设计:
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY JIAN IS
PORT(CLK,RESET:IN STD_LOGIC;
Q:OUT STD_LOGIC_VECTOR(7 DOWNTO 0));
END JIAN;
ARCHITECTURE JIAN_ARC OF JIAN IS
BEGIN
PROCESS(CLK,RESET)
VARIABLE TMP:STD_LOGIC_VECTOR(7 DOWNTO 0);
BEGIN
IF RESET=0 THEN
TMP:
ELSIF CLKEVENT AND CLK=1 THEN
IF TMPTHEN
TMP:
ELSE TMP:=TMP-1;
END IF;
END IF;
Q=TMP;
END PROCESS;
END JIAN_ARC;
3.三角波模块的设计:
三角波模块DELTA见图1.4。它是三角波产生的模块。
图1.4 模块DELTA
三角波模块DELTA的VHDL程序设计:
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
EN
您可能关注的文档
- 论文浅谈7天酒店的核心能力成本控制.doc
- 论文开题报告三只松鼠—坚果品牌的营销策略分析.doc
- 论文_鸿鹄科技新建年产涂料工程施工组织设计.doc
- 论文_电池监测和电能管理先决条件,未来汽车电力系统(英文版).doc
- 论文浅谈饭店企业员工流失及应对策略以实习酒店虢风会馆为例.doc
- 讲文明_树新风公益广告的研究与实现 毕业设计.doc
- 论文资料_橙皮膳食纤维的提取研究_定稿-(WORD)可编辑.doc
- 论文(张平).doc
- 论时代曲的产生及其意义—音乐毕业论文.doc
- 论沈从文的乡土精神—《边城》里乡下人;的心声学年论文最终定稿.doc
- 课程设计(论文)_基于FPGA的汉字循环显示设计.doc
- 课程设计(论文)_基于I2C协议的EEPROM读写功能实现.doc
- 课程设计(论文)_基于FPGA的智能密码锁设计.doc
- 课程设计(论文)_基于FPGA的雷达中心控制器的设计.doc
- 课程设计(论文)_基于ICL8038等构成的函数发生器电路.doc
- 课程设计(论文)_基于IPC和PLC的温度控制系统设计.doc
- 课程设计(论文)_基于JAVA的图书管理系统的设计与实现.doc
- 课程设计(论文)_基于java实现昆虫科普信息设计.doc
- 课程设计(论文)_基于JAVA的学生成绩管理系统的设计与实现.doc
- 课程设计(论文)_基于JAVA的图书馆系统设计与开发.doc
最近下载
- 现场安全文明施工及环境保证措施优质资料.doc VIP
- 2014~2024年一级注册结构专业考试真题答案及解析.pdf VIP
- 英剧剧本唐顿庄园台词本中英文对照精排版第一季第一集.pdf VIP
- 匹配指导书hb-ne3-034_过渡工况匹配_v03.pdf VIP
- 匹配指导书hb-ne3-030_闭环控制匹配_v02.pdf VIP
- 医院五年护理人才培养计划实施方案(2025年-2029年).docx
- hb-ne起动控制匹配_v02ne3.pdf VIP
- 热电厂#2机组A级检修(汽机辅机标段)技术文件材料.docx VIP
- 人教版体育与健康七年级上 田径水平四 大单元学历案.docx VIP
- 黄达《金融学》配套习题、答案.pdf VIP
原创力文档


文档评论(0)