第13章 Logiclock优化技术 Logiclock(逻辑锁定)就是在适配中对逻辑分布进行特定的约束。在编译前在目标芯片中设定一个或数个适当大小的区域,令适配器指定的设计电路模块放置在该区域中,以实现结构化优化的目的。在FPGA系统开发中,应用逻辑锁定技术(Logiclock)可以优化设计,合理分配硬件资源,同时可以提高系统的开发速度。 13.1 LogicLock优化技术简介 在FPGA开发时,原来在硬件测试上十分成功的FPGA设计,在源代码并没有任何该改变的情况下,仅仅增加了一点与源程序功能毫不相干的电路描述,或甚至只改变了某个端口信号的引脚锁定位置,结果在综合适配后,原设计的硬件性能会大为降低,如速度降低了,有时甚至无法正常运行。 13.1.1 LogicLock 设计方法目标 Quartus Ⅱ提供了一个优秀的优化设计技术,即LogicLock技术。这一技术的目的是为了将设计好的电路系统或某一底层模块约束到FPGA中某个指定的区域上,并固定原来的布线/布局方案。 13.1.2 LogicLock的区域 使用LogicLock设计,首要是建立逻辑锁定区域,也就是设计模块放置的区域。其中应包含能完成此模块电路构成的逻辑资源,如逻辑宏单元LCs、ESBs、EABs等。一旦确定了这个区域,Quartus II就会把指定模块适配在这个区域中。在底层图(Floorplan)
您可能关注的文档
- 第13课太平天国运动研究报告.ppt
- 第13章 零部件的失效与选材研究报告.ppt
- THX培训教程范本.ppt
- 第二节 线形动物和环节动物研究报告.ppt
- 第二节 种子植物研究报告.ppt
- 水电工程闸门止水装置设计规范(NBT35086-2016 ).docx
- 水轮发电机组安装程序与公差导则 第4部分:立式轴流转桨式或轴流定桨式水轮机(2025版).docx
- 浙教版数学八年级下册期中模拟测试 三[范围:1-3章](解析版).pdf
- 护理伦理学跨文化视角.pptx
- 无损检测 地面管线及厂区管道轴向长距离导波检测(2025版).docx
- 护理伦理教育与案例分析.pptx
- 苏科版数学八年级下册期中仿真模拟卷(一)(解析版).pdf
- 苏科版数学八年级下册期中仿真模拟卷(二)(解析版).pdf
- 湘教版数学八年级下册期中仿真模拟题(二)(解析版).pdf
- 湘教版数学八年级下册期中仿真模拟题(一)(解析版).pdf
- 浙江省杭州市丁荷(丁信)中学2025-2026学年八年级下学期数学期中学情调查(解析版).pdf
- 浙江省兰溪市第二中学2024-2025学年八年级下学期期中考试数学试题(解析版).docx
- 浙江省兰溪市第二中学2024-2025学年八年级下学期期中考试数学试题(解析版).pdf
- 浙江省舟山市2024-2025学年下学期期中数学素养监测试题卷(解析版).pdf
- 浙江省宁波市北仑区精准联盟2024-2025学年 期中质量调研八年级下学期数学试题卷(解析版).pdf
原创力文档

文档评论(0)