《基于VHDL的彩色线阵CCD驱动电路设计》.docVIP

《基于VHDL的彩色线阵CCD驱动电路设计》.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
目 录 1 技术指标 2 1.1 实验目的 2 1.2 实验要求 2 2 实验所需设备及实验原理 2 2.1实验设备 2 2.2 CPLD驱动基本原理 2 2.3 CCD驱动时序要求 5 3 实验内容及步骤 8 3.1实验内容 8 3.2实验步骤 8 4 实验过程分析 9 4.1 变频部分 9 4.2 SH信号与Φ1、Φ2信号部分 9 4.3 SP、CP、RS信号部分 12 5实验结果分析及调试过程 14 5.1 软件仿真结果分析 14 5.2 测试结果分析 15 5.3 调试过程 17 6 心得体会 22 7 参考文献 22 基于VHDL的彩色线阵CCD驱动电路设计 1 技术指标 1.1 实验目的 1、了解线阵CCD驱动时序要求; 2、学会QuartusII软件基本使用方法; 3、学会使用VHDL语言编写基本逻辑时序并设计出线阵CCD驱动电路。 1.2 实验要求 1、能够独立使用QuartusII软件编写时序; 2、能够使用CPLD驱动板让线阵CCD正常工作。 2 实验所需设备及实验原理 2.1实验设备 1、CPLD驱动板一块(附带下载线一条)以及12V电源; 2、双踪示波器一台(带宽50MHZ以上); 3、计算机一台以及QuartusII软件一套。 2.2 CPLD驱动基本原理 CPLD驱动板分布图如图1所示: 图1 CPLD驱动板分布 CPLD驱动板主要包括电源模块、时钟输入模块、JTAG下载模块、主芯片、驱动信号处理模块、CCD模块、测试区以及扩展I/O口。各模块内容以及功能如下: 电源模块:包括12 V电源输入和12V转5V电路,实验板有三个电源开关,分别为NO1、NO2、NO3,NO1为实验板电源输入开关,闭合此开关12V转5V电路工作;NO2为5V电源开关,闭合此开关实验板有5V电源输入;NO3为CCD电源开关,闭合此开关CCD模块有12V电源输入。 时钟输入模块:时钟输入模块为50MHZ有源晶振提供,可以在CPLD模块中分频和倍频得到不同的频率时钟。 JTAG下载模块:该模块是程序JTAG下载口,通过该模块实现程序下载。 CPLD模块:该模块包涵一块CPLD芯片和I/O口。 驱动信号处理模块:该模块包涵十二路非门电路,实现对驱动信号的处理,提高驱动信号的驱动能力。 测试点:该模块包涵各路信号的检测点。 CCD模块:该模块包涵CCD芯片以及外围电路,该模块与CPLD下载板通过一条20芯排线连接。 基于CPLD的CCD驱动原理图如图2所示: 图2 基于CPLD的CCD驱动原理图 图中左边clk是时钟输入程序模块,中间CCD模块是VHDL编写的CCD驱动程序形成的bdf程序模块,右边输出的是CCD驱动信号输出。2.3 CCD驱动时序要求 图3 CCD驱动信号的时序 如图3所示,整个CCD的驱动信号的各个支路的相互关系已经给出。其中具体要求如图4所示。 图4 各个支路的相互关系 其中驱动时序中各个时间参量的要求和各个信号的时钟特性分别如表1、表2所示。 表1 驱动信号中各个时间参量的要求 表2 驱动信号中各个信号的时钟特、特性要求 3 实验内容及步骤 3.1实验内容 (1)使用QuartusII软件进行编程实验,完成分频程序、延时程序和CCD驱动时序的编程并进行仿真,与实验要求比较是否合格; (2)使用QuartusII软件下载程序至CPLD驱动板,用双踪示波器测试各个信号是否符合实验要求; (3)使用CPLD驱动板驱动线阵CCD芯片,用双踪示波器观测CCD是否正常工作。 3.2实验步骤 (1)基本编程,打开QuartusII软件,建立新工程,建立新vhdl文件和波形文件并保存在相应工程内,编写分频程序并仿真,比较仿真结果和自己理论结果是否一致,按照理论结果调试程序直到仿真结果符合理论要求; (2)下载文件,打开CPLD驱动板电源(即NO1和NO2开关),使用QuartusII软件和JTAG下载线下载工程文件,下载完毕后用双踪示波器观察相应管脚输出波形是否正确,若有问题请指导老师检查; (3)编写CCD驱动程序,打开QuartusII软件,建立新工程,建立新vhdl文件和波形文件并保存在相应工程内,编写程序并仿真,比较仿真结果是否符合驱动要求,按照驱动要求调试程序直到仿真结果符合驱动要求。 (4)下载CCD驱动程序,按照第二步下载CCD驱动程序文件至CPLD驱动板,用双踪示波器观测Q1\Q2\SH\CP\RS\CP管脚输出波形是否正确,若有问题请指导老师检查; (5)驱动CCD芯片,在第四步成功的基础上打开CCD电源开关(即NO3开关),用双踪示波器观察CCD是否正常工作,若有问题请指导老师检查。 (6)关闭示波器; (7)关闭CPLD驱动板电源。 4 实验过程分析 根据设计要求编写程序,分以下几个步骤 4.

文档评论(0)

weizhuidaomengx + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档