六进制同步法计数器.docVIP

  • 232
  • 0
  • 约7.4千字
  • 约 17页
  • 2016-12-13 发布于贵州
  • 举报
目录 1.数字电子设计提要 1 1.1课程设计的目的与作用 1 1.2设计任务 1 1.3multisim软件环境介绍 1 1.4 Multisim软件界面介绍 2 2.六进制同步加法计数器 4 2.1设计任务 4 2.2设计原理 4 2.3设计过程 4 2.3.1设计的总框图 4 2.3.2设计流程 4 2.4实验仪器 7 2.5 实验结论 7 3. 串行序列发生器的设计 8 3.1设计任务 8 3.2设计原理 8 3.3设计过程 8 3.3.1设计总框图 8 3.3.2设计流程 8 3.4实验仪器 11 3.5 实验结论 11 4基于74161芯片仿真设计63进制加法计数器并显示计数过程 11 4.1设计任务 11 4.2设计原理 11 4.3设计过程 12 4.4实验仪器 13 4.5实验结论 13 5设计总结和体会 14 6参考文献 14 1.数字电子设计提要 1.1课程设计的目的与作用 1.了解同步计数器及序列信号检测器工作原理; 2.掌握计数器电路的分析,设计方法及应用; 3.掌握序列信号检测器的分析,设计方法及应用; 4.学会正确使用JK触发器。 1.2设计任务 1.六进制同步加法计数器(无效态:000,011); 2.串行序列检测器的设计(检测序列0011); 3.基于741

文档评论(0)

1亿VIP精品文档

相关文档