- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于VHDL语言13进制计数器的显示设计
实验目的
、掌握13进制计数器的工作原理及设计方法
、掌握用两位数码管显示高低位的方法
实验要求
、掌握13进制计数器的VHDL描述方法
、掌握编码器的VHDL描述语言
实验原理用两个数码管,一个高位(十位),一个低位(个位),显示13进制计数器的技术方式。首先,设计好计数器的程序,然后,设计相应的编码程序对其进行编码。之后两个程序生成元件符号,相互连接起来,形成一个顶层原理图文件,对其进行编译、仿真分析等。这个顶层原理图文件就是我们这次实验所需的设计。
实验步骤
1、131如下:
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity count13 is
port(en1,en2,res,clk:in std_logic;ca:out std_logic;a,b:out std_logic_vector(3 downto 0));
end count13;
architecture rtl of count13 is
signal aout,bout:std_logic_vector(3 downto 0);
signal cout,cl:std_logic;
begincl = clk when en2 = 0 elseen1;
process(en1,en2,cl,res)
begin
if(res=0)thenaout=0000;bout=0000;cout=0; —复位信号为低电平,复位
elsif(clevent and cl=1)thenif(bout=1)thenif(aout2)thenaout=0000;bout=0000;cout=1; —计数器计到12时,进位输出高电位,重新开始计数elseaout=aout+1;end if;elseif(aout=9)thenaout=0000;bout=bout+1; — 个位计到9时,十位进位elseaout=aout+1;cout=0;end if;end if;end if;
end process;
a=aout;
b=bout;
ca=cout;
end rtl;
编码器的程序设计
程序2如下:
library ieee;
use ieee.std_logic_1164.all;
entity disp is
port(d:in std_logic_vector(3 downto 0);q:out std_logic_vector(6 downto 0));
end disp;
architecture rtl of disp is
begin
process(d)
begincase d iswhen0000=q=0111111;when0001=q=0000110;when0010=q=1011011;when0011=q=1001111;when0100=q=1100110;when0101=q=1101101;when0110=q=1111101;when0111=q=0100111;when1000=q=1111111;when others=q=1101111;end case;
end process;
end rtl;将程序1、2分别生成元件符号。如下:
图1—元件符号1图2—元件符号2建立一个顶层原理图文件。
、顶层原理图文件如下:图3—连接好的顶层原理图文件
、对顶层文件编译:
图4—编译成功后生成的报告、对顶层文件进行仿真:图5—编辑好的激励波形图6—仿真成功后生成的报告、仿真分析
情况1:res
图7—情况1的波形分析情况2: —个位计到9时,十位进位
图8—情况2的波形分析情况3:计数器计到12时,进位输出高电位,重新开始计数
图9—情况3的波形分析1
您可能关注的文档
最近下载
- NB∕T 32037-2017 光伏发电建设项目文件归档与档案整理规范.pdf VIP
- 《我的鞋带我会系》小学一年级劳动教育PPT课件.ppt VIP
- 新发展研究生英语视听说-Unit1-Personality-Traits.ppt VIP
- 焦化厂工艺安全知识培训课件.pptx VIP
- 10-铁路运送行李、包裹.pptx VIP
- 英烈传大明山莺列传.pdf VIP
- 中国帕金森病治疗指南(第四版):精神及认知障碍的治疗.pdf VIP
- SL∕T 618-2021 水利水电工程可行性研究报告编制规程.pdf
- MSA-GRR数据自动生成工具.xls VIP
- 《“喜迎新中国成立76周年”国庆主题》课件.pptx VIP
文档评论(0)