EDA课设出租车计费报告_神试题.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
课 程 设 计 报 告 课程名称课题名称专 业通信工程班 级学 号姓 名指导教师2015年 月日湖南工程学院 课 程 设 计 任 务 书 课程名称课 题 专业班级学生姓名学 号指导老师审 批任务书下达日期 20年月日 任务完成日期 20年月日 《数字系统与逻辑设计》课程设计任务书一 、设计目的 全面熟悉、掌握VHDL语言基本知识,掌握利用VHDL语言对常用的的组合逻辑电路和时序逻辑电路编程,把编程和实际结合起来,熟悉编制和调试程序的技巧,掌握分析结果的若干有效方法,进一步提高上机动手能力,培养使用设计综合电路的能力,养成提供文档资料的习惯和规范编程的思想。二、设计要求 1、设计正确,方案合理。 、程序精炼,结构清晰。 、设计报告5000字以上,含程序设计说明,用户使用说明,源程序清单及程序框图。 、上机演示。、有详细的文档。文档中包括设计思路、设计仿真程序、仿真结果及相应的分析与结论。三、进度安排 第周 星期 课题讲解,查阅资料星期 总体设计,详细设计 星期 编程,上机调试、修改程序星期五: 答辩 星期六-星期天:撰写课程设计报告附: 课程设计报告装订顺序:封面、任务书、目录、正文、评分、附件(A4大小的图纸及程序清单)。 正文的格式:一级标题用3号黑体,二级标题用四号宋体加粗,正文用小四号宋体;行距为22。 正文的内容:一、课题的主要功能;二、课题的功能模块的划分(要求画出模块图);三、主要功能的实现;四、;五、总结;六、附件(所有程序的原代码,要求对程序写出必要的注释);七、评分表。 一、出租车计费系统的总体设计…………………………………1 1.1 出租车计费设计…………………………………………….1 1.2 基本设计思想……………………………………………….1 二、出租车计费系统的功能实现………………. …………………2 2.1 系统的总体框图 ………………………………………….…2 2.2 程序流程图 …………………………………………..……3 2.3 系统各功能模块的实现 ……………………………...….4 三、系统调试与仿真………..……………………………………11 四、总结与体会….……………………………………………….13 5、评分表 ………………………………………………………15一、出租车计费系统总体设计 1.1 在这个设计中,我让数码管的前四位显示汽车行驶的公里数,让后四位显示当前公里数应该收取的费用。其中公里数保留到小数点后面一位,费用只显示整数。并且设置起步价为6块,两公里以内不再收费,超出后,每公里加收一块钱,不足一公里按一公里算。 1.2 在这个计费系统中,当轮胎转动一圈时就会产生一个meter信号脉冲,所以当检测到100个meter信号脉冲时,就把显示公里数的小数位加一。当小数位加到9后归零,再把显示十位的数码管的数值递增,依次进行公里数的进位和累加。 我将计费与公里的个位计数同步,这样就可以随着公里的增加,费用也会增加。通过判断公里各个位上的数值就可以知道该公里数是否在起步价的范围之内。 出租车计费系统的功能实现 2.1总体设计模块2.2计数,计费模块2.3显示模块 三、系统调试与仿真 library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity count_money is PORTclk : IN STD_LOGIC;meter : IN STD_LOGIC;rest : IN STD_LOGIC;wei : out std_logic_vector7 downto 0;duan : out std_logic_vector7 downto 0;cost0,cost1,cost2,cost3 : OUT STD_LOGIC_VECTOR 3 DOWNTO 0;dist0,dist1,dist2,dist3 : OUT STD_LOGIC_VECTOR 3 DOWNTO 0 ; end; architecture one of count_money is signal cnt : std_logic_vector7 downto 0; signal wei_cnt : std_logic_vector2 downto 0; --signal wei : std_logic_vector7 downto 0; --signal duan : std_logic_vector7 downto 0; signal dist_b0,dist_b1,dist_b2,dist_b3 : std_lo

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档