2015汇总总结.docVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第一章 DSP含义:数字信号处理 微处理器MPU:是一种执行智能定向控制任务的通用处理器,它能很好地执行智能控制任务,但是对数字信号的处理功能很差。 DSP处理器:具有高速的数字信号处理能力 DSP特点:结构复杂,片内设计有硬件乘法器及累加器,多处理单元,多总线结构,流水线技术,专门的指令系统,能够高速、实时地实现具有乘积累加特点的、复杂的数字信号处理算法。如TI的TMS320系列等。 冯·诺伊曼(Von-Neumann)结构——程序存储器与数据存储器合为一体,单地址、数据总线,不能同时取指令和取操作数,易造成传输通道上的瓶颈现象。 哈佛(Havard)结构——程序空间和数据空间分开,各自有自己的地址总线和数据总线,能够同时取指令(来自程序存储器)和取操作数(来自数据存储器)。 改进的哈佛结构——采用双存储空间和多条总线,即一条程序总线和多条数据总线。特点为: 1、允许在程序空间和数据空间之间相互存储、传送数据,使这些数据可以由算术运算指令直接调用,增强芯片的灵活性; 2、提供了存储指令的高速缓冲器(cache)和相应的指令,当重复执行这些指令时,只需读入一次就可连续使用,不需要再次从程序存储器中读出,从而减少了指令执行作需要的时间。 多总线结构;多条地址、数据总线,可保证同时进行取指令和多个数据存取操作,并由辅助寄存器自动增减地址进行寻址,使CPU在一个机器周期内可多次对程序空间和数据空间进行访问。总线越多,在同一时间内实现的操作越多,所完成的功能就越复杂 DSP执行一条指令,可分成取指、译码、取操作和执行等几个阶段。 DSP的分类: 按用途分类 :通用型DSP芯片:一般是指可以用指令编程的DSP芯片,适合于普通的DSP应用,具有可编程性和强大的处理能力,可完成复杂的数字信号处理的算法。 专用型DSP芯片:是为特定的DSP运算而设计,通常只针对某一种应用,相应的算法由内部硬件电路实现,适合于数字滤波、FFT、卷积和相关算法等特殊的运算。主要用于要求信号处理速度极快的特殊场合。 按数据格式分类 :若数据以定点格式工作的——定点DSP芯片。 若数据以浮点格式工作的——浮点DSP芯片 DSP的主要技术指标:时钟频率 机器周期 MIPS MOPS MFLOPS MACS (P7) 第二章 C2x、C24x、C28x称为C2000系列:用于数字控制系统; C54x、C55x称为C5000系列:主要用于功耗低、便于携带的通信终端; C62x、C64x和C67x称为C6000系列:主要用于高性能复杂的通信系统,如移动通信基 符号含义: C — CMOS LC — 3.3V,低功耗, CMOS F — 片内带Flash LF — 3.3V,低功耗,片内带Flash A —— 芯片带加密位 TMS320C2000: 用于优化和控制系统 (各系列比较详细在11页) ·TMS320C5000: 省电型处理器、用于通信 ·TMS320C6000: 业内最快的处理器提高单片的多通道的处理能力 ·TMS320C3X 浮点处理器用于图像处理和工业控制 定点式:动态范围小,易溢出,需利用定标防止溢出;功耗低。 ·浮点式:动态范围大,没有溢出风险;功耗较大。 TMS320LF240x系列的型号及特点介绍在12页 DSP与单片机、嵌入式微分处理器的主要区别:能够实时、高速的进行数字信号处理 第三章 CPU是DSP的核心部件:主要进行取数、运算(加、乘、移位等)、送数的操作。 包括:输入定标移位器、中央算术逻辑单元(CALU)、乘法单元等。 输入定标移位器:用于完成不同数据格式之间的转换,不额外占用CPU的时钟开销,对输入数据进行0-15位左移,左移时,输出数据的最低有效位(LSB)为0 240x芯片的数据总线是16位,而中央算术逻辑单元(CALU)是32位,必须把16位数据转换为32位,实现数据格式转换。因此,输入定标移位器的16位输入与数据总线相连,32位输出与CALU单元相连。 乘法器:(P21) 中央算术逻辑单元 :由32位的中央算术逻辑单元(CALU)、32位的累加器(ACC)以及32位的输出移位器组成。(P21 ) 累加器(ACC):1.进位标志位C2.溢出方式控制位OVM 溢出标志位OV 测试/控制标志位TC 状态寄存器ST0和ST1 辅助寄存器算术单元(ARAU) ( P22) 辅助寄存器算术单元(ARAU) 主要功能::在CALU操作的同时执行8个辅助寄存器(AR0~AR7)中的算术运算。提供了灵活而有效的间接寻址功能,使用任何一个辅助寄存器提供的16位地址,就可以访问64K字的数据空间。 锁相环(PLL)时钟模块功能:将较低的外

文档评论(0)

rKSIaVVUZK + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档