EDA综合程设计-数字秒表.docVIP

  • 4
  • 0
  • 约7.88千字
  • 约 14页
  • 2016-12-19 发布于贵州
  • 举报
北 华 航 天 工 业 学 院 《EDA技术综合设计》 课程设计报告 报告题目: 数字秒表 作者所在系部: 电子工程系 作者所在专业: 电子信息工程 作者所在班级: B10211 作 者 姓 名 : 指导教师姓名: 完 成 时 间 : 2012.12.13 内 容 摘 要 近几年EDA技术发展十分迅速,在未来的三至五年EDA技术会像单片机一样成为社会的主流。应用VHDL语言设计数字系统,很多设计工作可以在计算机上完成,从而缩短了数字系统的开发时间。我们尝试利用VHDL为开发工具设计数字秒表。 秒表的逻辑结构较简单,它主要由十进制计数器、进制计数器、数据选择器、和显示译码器等组成。在整个秒表中最关键的是如何获得一个精确的100HZ计时脉冲,除此之外,整个秒表还需有一个启动信号和一个零信号,以便秒表能随意停止及启动。 秒有共有6个输出显示,分别为百分之一秒、十分之一秒、秒、十秒、分、十分,所以共有6个计数器与之相对应,6个计数器的输出全都为BCD码输出,这样便与同显示译码器连接。 目 录 一、实验目的… ………………………………………………………………………1 二、硬件要求… ………………………………………………………………………1 三、方案论证 ……………………… ……………………………………………1 四、模块说明 …………………………………………………………………………1 分频器 ………………………………………………………………………………1 六进制计数器 ………………………………………………………………………2 十进制计数器 ………………………………………………………………………3 控制选择器 …………………………………………………………………………4 译码器 ………………………………………………………………………………5 蜂鸣器模块……………… …………………………………………………………6 五、整体连接图…… …………………………………………………………………7 六、实验步骤……… …………………………………………………………………8 七、实验结果……………………………… …………………………………………8 八、实验总结 ………………………………………………………………………8 九、参考文献…………………………………………………………………………8 三课程设计任务书 课题名称 秒表接口设计 完成时间 2012.12.13 指导教师 职称 副教授 学生姓名 班 级 B10211 总体设计要求和技术要点 总体设计要求: 通过本课程的学习使学生掌握可编程器件、EDA开发系统软件、硬件描述语言和电子线路设计与技能训练等各方面知识;提高工程实践能力;学会应用EDA技术解决一些简单的电子设计问题。 技术要点: 1.秒表有共有6个输出显示,分别为百分之一秒、十分之一秒、秒、十秒、分、十分,所以共有6个计数器与之相对应,6个计数器的输出全都为BCD码输出,这样便与同显示译码器的连接。 2.开关设置秒表报警器,每10秒钟,蜂鸣器鸣响1声,发光二极管闪烁。当计时达60分钟后,蜂鸣器鸣响10声。 工作内容及时间进度安排 工作内容: 在软件上编辑、编译程序,并仿真到达实验要求。 进度安排; 课下编写程序,并要求程序能通过编译仿真; 第十五周在实验箱上下载调试程序; 验收。 课程设计成果 1.与设计内容对应的软件程序 2.课程设计报告书 3.成果使用说明书 4.设计工作量要求 实验目的 学习使用VHDL语言设计题目,掌握VHDL语言的编程方法以及EDA芯片的下载仿真。 二、硬件要求 (1)主芯片EPF10K10LC84-4。 (2)蜂鸣器。 (3)8位八段扫描共阴极数码显示管。 (4)二个按键开关(清零,开始/暂停)。 三、方案论证 四、模块说明 秒表的设计共化分为6个模块:分频器(cfp),六计数器(count6),十计数器(count10),六选一选择器,译码器。下面具体分析各个模块的原理、内容和功能。 1.分频器(cfp) 能够实现对10MHZ 的clk时钟信号进行分频,从而得到0.01秒的计数脉冲信号即100hz的脉冲信号。图1为分频

文档评论(0)

1亿VIP精品文档

相关文档