TLC550 AD采样控制逻辑实验报告.docVIP

  • 5
  • 0
  • 约5.26千字
  • 约 8页
  • 2016-12-19 发布于贵州
  • 举报
如何使用SignalTapII调试FPGA中AD采样控制逻辑于露 一、实验原理 SignalTap II是QuartusII软件平台中集成的逻辑分析仪模块,同时Cyclone系列FPGA内部还嵌入了逻辑分析硬核,也即是实际负责采样并将数据发送给SignalTapII的硬件模块。该逻辑分析模块对待测节点的数据进行捕获,数据通过JTAG接口从FPGA传送到Quartus II软件中显示。使用SignalTap II无需额外的逻辑分析设备,只需将一根JTAG接口的下载电缆连接到要调试的FPGA器件。SignalTap II对FPGA的引脚和内部的连线信号进行捕获后,将数据存储在一定的RAM块中。因此,需要用于捕获的采样时钟信号和保存被测信号的一定点数的RAM块(Cyclone系列FPGA带有RAM资源)。 1.1系统框架 FPGA和高速AD/DA模块的组成如图1,由两个模块组成:FPGA模块和高速AD/DA模块。基于此模块可以完成任意信号发生器的设计和简易示波器的设计等等实验。本模块中FPGA采用ALTERA公司的Cyclone系列EP1C3T144C8芯片,DAC芯片采用DAC0800,ADC芯片采用TI的TLC5510。 图1 FPGA和高速AD/DA模块框图 1.2 FPGA模块——tlc5510 TLC5510是CMOS、8位、20MSP

文档评论(0)

1亿VIP精品文档

相关文档