- 10
- 0
- 约3.27千字
- 约 50页
- 2016-12-17 发布于湖北
- 举报
Width_signal_50,65,75 对于有多种单线阻抗的。新建相应的class,分别命名为“signal_50”“signal_65”,“signal_75” 根据结构图可更改不同层的线宽 Width_all 更改全局线宽(默认最小7mil,最大100mil) Width优先权 可更改优先权(电地优先权最高,其它情况下线宽要求由细变宽,规则优先级由高到低, ) 需要设置的规则打勾激活 RoutingVias Style设置 RoutingVias_room_Bga_08mm RoutingVias_room_Bga_1mm RoutingVias_all RoutingVias_room_Bga_08mm 更改过孔设置(默认为0.2/0.45mm) 更改或添加Room名称 RoutingVias_room_Bga_1mm 更改过孔设置(默认为12/24mil) 更改或添加Room名称 RoutingVias_all 更改过孔设置(默认为最小12/24mil最大20/40mil ) Routing Vias Style优先权 无需更改优先权(默认设置) 需要设置的规则打勾激活 Differential Pairs Routing设置 DiffPairsRouting_cf90 DiffPairsRouting_cf100 DiffPairsRouting_all DiffPairsRouting_cf90 更改90欧姆差分在每层对应差分走线间距(根据阻抗结构图) DiffPairsRouting_cf100 更改100欧姆差分在每层对应差分走线间距(根据阻抗结构图) DiffPairsRouting_all 更改差分在每层对应差分走线间距(无阻抗时默认设置) Differential Pairs Routing优先权 Cf90,cf100规则优先于全局 默认为全激活 Plane设置 PlaneConnect_via PlaneConnect_all PlaneClearance_via PlaneClearance_all PolygonConnect_via PolygonConnect_all PlaneConnect_via 电源地在plane层过孔全连接(需要时激活) PlaneClearance_via 过孔在Plane层的隔离大小设置(在过孔密度较高的板上可激活) PolygonConnect_via 铺铜过孔全连接(需要时激活) Plane优先权 过孔规则优先于全局规则 Length_class_设置 添加class等长规则 更改class内信号的等长误差范围 Acute Angle设置 默认角度为90度 规范走线,辅助检查断线头 Thank you ! 无锡同步电子有限公司 无锡同步电子有限公司 无锡同步电子有限公司 Altium Designer 规则模板使用说明 目的 规范Altium Designer软件设计规则设置; 提高Altium Designer软件设计效率,减轻工作强度; 提高最终数据DRC检查覆盖范围,提高审核效率和准确性。 规则模板导入 单击Design rules 右键 Import Rules 如图: 规则模板导入 按住Shift选取所有规则 点击OK 规则模板导入 选择规则文件 (rule.RUL) 点击打开 规则模板导入 跳出对话框 点击YES,规则模板导入成功。 主要规则 Clearance设置 Width设置 Routing Vias Style设置 Differential Pairs Routing设置 Plane设置 Length_class_设置 Acute Angle设置 Clearance设置 Clearance_poly Clearance_room_Bga_08mm Clearance_room_Bga_1mm Clearance_cf_via Clearance_cf_pad Clearance_via_all Clearance_pad_all Clearance_cf90_1 Clearance_cf90_2 Clearance_cf100_1 Clearance_cf100_2 Clearance_All Clearance_poly 更改铺铜间距设置(默认20mil) Clearance_room_Bga_08mm 更改安全间距设置(默认4mil,可根据实际情况进行更改) 更改或添加Room名称 Clearance_room_Bga_1mm 更改安全间距设置(默认为4mil,可根据实际情况进行更改) 更改或添加Room名称 Clearanc
原创力文档

文档评论(0)