DSP硬件系统的基本设计中时钟电路的设计.docVIP

  • 12
  • 0
  • 约7.25万字
  • 约 13页
  • 2016-12-23 发布于贵州
  • 举报

 DSP硬件系统的基本设计中时钟电路的设计.doc

绪论 一个完整的DSP系统通常是由DSP芯片和其他相应的外围器件构成。DSP硬件系统主要包括电源电路、复位电路、时钟电路等。DSP的时钟电路用来为TMS320C54x芯片提供时钟信号,由一个内部振荡器和一个锁相环PLL组成,可通过晶振或外部的时钟驱动。以下我们将着重讨论DSP硬件系统的基本设计中时钟电路的设计。 关键字 TMS320C54x 时钟产生器 软件可编程PLL 目录 绪论 I 第一章 时钟产生器 1 第二章 软件可编程PLL 2 第一节 软件配置PLL介绍 2 一 时钟模式介绍 2 二 时钟模式设置 3 第二节 程序 7 一 倍频模式向倍频模式的切换 7 二 倍频模式向分频模式的切换 8 三 分频模式向倍频模式的切换 8 四 分频模式向分频模式的切换 9 第三章 心得体会 11 第四章 参考文献 12 第一章 时钟产生器 时钟产生器是在实验中为了得到想要的时钟而设计的电路,可驱动时钟器的时钟源有两种:一个是外部时钟;另一个是带有内部振荡器电路的晶振。 (1)使用外部时钟源的时钟信号,将外部时钟信号直接加到DSP芯片的X2/CLKIN引脚,而X1引脚悬空。外部时钟源可以采用频率稳定的晶体振荡器,具有使用方便,价格便宜,因而得到广泛应用。连接方式如图1.1所示。 (2)利用DS

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档