- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机串口通信功能综合检测
设计内容
设计PC机主串口、辅串口通用的自动测试程序。
设计目的
学习串口的参数设置和编程。
设计要求
编程实现8250的初始化、监控口的工作状态并实现以下功能:
通过人机会话由测试者选择测试内容:主串口内环测试、主串口外环测试、辅串口内环测试及辅串口外环测试。为了简化程序,人机会话分两次进行。
第一次屏显:
⑴ TEST COM 1 ⑵ TEST COM 2 ⑶ TEST END
第二次屏显:
⑴INTERNAL LOOP ⑵ EXTERNAL LOOP
用查询方式编程,对端口直接操作,将测试电文“THE QUICK BROWN FOR JUMPS OVER LAZY DOG”发10遍给选中的串口,在经过内环或者外环短路线接收,显示在屏幕上。如果串口有故障应屏幕“COM BAD!”。
设计思路
编写程序
本设计的电路与前一个设计没有太大区别,只是在前一个设计的基础上将单个串口的内环自测扩展为多种单机串口的检测方法。
测试的内容包括两个串口内环自测,串口间的外环检测以及和终端通信的检测。其中8250初始化参数的设置不同对程序产生较大影响。
为使程序通用,在编程时,首先进入人机会话界面,根据用户的选择决定进行何种测试。按照用户的选择,对串口初始化。
对串口初始化后,字符被送入串口,计数器开始计数。
根据计数器计数值判断一帧数据是否发送完毕,若是,则在屏幕上显示,否则继续发送数据。
硬件端口连接
在硬件接线方面,对不同的测试方法,串口测试环的接线方法也不一样。具体接线方法可参照图。
程序参考流图
微机串口通信参考流程图
4可编程并行接口芯片8255A
4.1可编程接口的概念
8255A是常用的可编程接口芯片,可编程接口芯片即指电路的工作状态可由计算机指令编程控制的芯片。
目前所用的接口芯片大部分是多通道、多功能的。 多通道即指一个接口芯片一面与CPU连接,另一面可接几个外设。多功能即指一个接口芯片能实现多种接口功能。接口芯片中的各硬件单元不是固定接死而是可以通过编程来控制。
编程控制是指通过计算机指令选择通用接口中的不同通道和不同功能。
8255A是一个通用的可编程的并行接口芯片,它有三个并行I/O口,又可通过编程设置多种工作方式,价格低廉,使用方便,可以直接与Intel系列的芯片连接使用,在中小系统中有着广泛的应用。
4.2 8255A的内部结构
4.2.1并行输入/输出端口
8255A的内部结构如图1所示。8255A芯片包括3个8位端口:A口、B口和C口,它们均可作为CPU与外设通信时的缓冲器或锁存器,用作缓冲器时是输入接口,用作锁存器时是输出接口。
4.2.2 A组和B组控制
8255A的3个端口都没有自己独立的控制部件,内部将端口分为两组,A组由A口和C口的高4位组成,B组由B口和C口的低4 位组成。
4.2.3读/写控制电路
8255A的读/写控制电路接收来自CPU的控制命令,并根据命令向片内各功能部件发出操作命令。例如为低电平时表示8255A芯片被选中,该片选信号由CPU的地址线通过译码产生。和控制8255A和CPU之间的数据或信息的传输方向。端口选择控制由A1和A0的组合状态提供,这两个控制信号提供4个端口地址,即A、B、C三个端口和一个控制端口地址。
4.2.4数据总线缓冲器
这是一个双向三态的8位数据缓冲器,它是8255A与微机系统数据总线的接口。输入输的数据、CPU输出的控制字以及CPU输入的状态信息都是通过这个缓冲器传送的。
4.3 8255A的管脚
8255A是一个标准的40管脚芯片(见附录),可分为3个部分:与外设连接的I/O线,与CPU连接的系统总线以及电源线。
图1 8255A内部结构图
4.3.1与外设连接的管脚
8255A共有3个8位数据端口,与外设连接的管脚共有24位。其中A口为PA0至PA7,B口为PB0至PB7,C口为PC0至PC7,特别地,C口可有若干根复用线用于联络信号或状态信号,其具体定义与端口的工作方式有关。
4.3.2与CPU连接的管脚
与CPU连接的管脚包括:
D0至D7:8位,双向,三态数据线,用来与系统数据总线相连;
RESET:复位信号,高电平有效,输入,用来清除8255A的内部寄存器,并置A口,B口,C口均为输入方式;
:片选,输入,用来决定芯片是否被选中;
:读信号,输入,控制8255A将数据或状态信息送给CPU;
:写信号,输入,控制CPU将数据或控制信息送到8255A;
A1A0状态组合与端口操作关系如表1所示:
4.3.3电源线与地线
8255A的电源引脚为Vcc和GND,Vcc一般取+5V,与其他常用芯片相同。
表1 A1A0组合与端口操作关系
A1 A0 功
文档评论(0)