- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
综合课程设计
题 目 基于MAXPLUSII的实时数字
设计
学生姓名 白阳
专业名称 电子信息工程
指导教师 王晓利
2010 年 6 月 25 日
1 总体电路设计要求和思想
1.1掌握十进制,模12进制计数器的设计方法;
1.2巩固多位共阴级扫描显示数码管的驱动及编码;
1.3对利用VHDL硬件描述语言设计相关模块有一定的了解;
1.4掌握EDA技术的层次化设计方法。
2 设计原理
2.1模块设计 秒——60进制BCD码计数;分——60进制BCD码计数;
时——24进制BCD码计数; 整个计数器具有清零,调时功能。
2.2七段译码器VHDL语言文本编辑如下(*.tdf格式),之后生成名 7segment1的逻辑符号。
操作为:Flie - creat default symbol,则可以将用户刚刚设计的电路形成一个模块符号h_adder。
SUBDESIGN 7SEGMENT1
( i3,i2,i1,i0:input;
a,b,c,d,e,f,g:output;
)
begin
table
i3,i2,i1,i0 = a,b,c,d,e,f,g;
0,0,0,0 =0,0,0,0,0,0,1;
0,0,0,1 =1,0,0,1,1,1,1;
0,0,1,0 =0,0,1,0,0,1,0
0,0,1,1 =0,0,0,0,1,1,0
0,1,0,0 =1,0,0,1,1,0,0
0,1,0,1 =0,1,0,0,1,0,0
0,1,1,0 =0,1,0,0,0,0,0
0,1,1,1 =0,0,0,1,1,1,1
1,0,0,0 =0,0,0,0,0,0,0
1,0,0,1 =0,0,0,0,1,0,0
end table;
end;
3.关于Max plus II的操作。
3.1Max plus ii
MAX+plusII提供了功能强大,直观便捷和操作灵活的原理图输入设计功
能,同时还配备了适用于各种需要的元件库,其中包含基本逻辑元件库(如与非门、反向器、D触发器等)、宏功能元件(包含了几乎所有74系列的器件),以及功能强大,性能良好的类似于IP Core的巨功能块LPM库。但更为重要的是,MAX+plusII还提供了原理图输入多层次设计功能,使得用户能设计更大规模的电路系统,以及使用方便精度良好的时序仿真器。以传统的数字电路实验相比为例,MAX+plusII提供原理图输入设计功能具有显著的优势:
3.2Max plus ii的安装后运行
任何一项设计都是一项工程(Project),都必须首先为此工程建立一个放置与此工程相关的所有文件的文件夹,此文件夹将被EDA软件默认为工作库(Work Library)。
首先,新建文件如下图所示
图(1)打开编辑框
然后,用VHDL语言生成七段译码管
选择新建中的text editor file,进入界面如下,然后输入程序
图(2)七段译码管的程序
然后点击File下的 creat default symbol ,这样就生成了新的元器件,七段译码管。
3.3新建模12计数器
列出所需的元件,然后进行连接,得到下图。
图(3)模12计数器
连接完成后,保存,点file下的Save as完成相应的对话框,保存。
模12计数器的封装,保存完毕后,点击File下的creat default symbol,这样,模12计数器就成为一个元件块。
3.4,新建模60计数器
得到如下的图
图(4)con60
同样,对模60计数器进行封装,得到con60的模块。
利用已经封装好的con60模块,进行m60的组装,结果得到的电路图如下
图(5)模60计数器
3.5电路图的组建
对m60进行封装,然后组建完整的电路图,能实现数字钟的电路,如下
图(6)实现数字钟的电路
图(7)实现数字钟的电路
就此,原理图的组建就全部完成了。
3.6对电路图进行仿真。
1.建立波形文件,选择File项及
您可能关注的文档
- 基于FPGA的分频器设计研究.doc
- 基于FPGA的加法器设计.doc
- 基于FPGA的交通灯设计.doc
- 基于FPGA的双模前置小数分频器的设计.doc
- 基于FPGA的单脉冲发生器.doc
- 基于FPGA的图像压缩与解码.doc
- 基于FPGA的图像实时处理系统设计.doc
- 基于fpga的信号发生器.doc
- 基于FPGA的多功能计数器的设计.doc
- 基于FPGA的外设电路.doc
- 2026年新疆师范大学辅导员招聘备考题库最新.docx
- 2026年上海立达学院辅导员招聘备考题库最新.docx
- 2025年长城铝业公司职工工学院辅导员招聘备考题库附答案.docx
- 2025年重庆应用技术职业学院辅导员考试笔试真题汇编附答案.docx
- 2025年香港中文大学(深圳)辅导员招聘考试真题汇编最新.docx
- 2025年闽南科技学院辅导员考试笔试真题汇编附答案.docx
- 2025年青岛大学辅导员招聘考试真题汇编附答案.docx
- 2025年长春早期教育职业学院辅导员考试笔试真题汇编最新.docx
- 2026年东北农业大学辅导员招聘备考题库最新.docx
- 2025年陕西学前师范学院辅导员考试笔试题库最新.docx
最近下载
- 2025年化工工程师物联网技术在设备故障诊断中的应用专题试卷及解析.pdf VIP
- 2025年人力资源管理师薪酬福利核算与发放外包管理专题试卷及解析.pdf VIP
- 2025年演出经纪人客户关系中的客户服务绿色化专题试卷及解析.pdf VIP
- 中西部科技金融资源洼地破解策略.pdf VIP
- 17J008 挡土墙(重力式、衡重式、悬臂式)(最新).pdf VIP
- 2025年全媒体运营师B站社区商业化路径探索专题试卷及解析.pdf VIP
- 微生物生产生物基润滑脂的途径优化.pdf VIP
- 2025年演出经纪行业公平竞争与反不正当竞争专题试卷及解析.pdf VIP
- 21ZJ501 内墙装修及配件(1).docx VIP
- 陕西省住宅物业承接查验备案表、住宅物业承接查验协议示范文本、移交资料清单.docx VIP
原创力文档


文档评论(0)