- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
郑州轻院轻工职业学院
专科毕业设计(论文)
题 目 数据采集及监控系统
学 生 姓 名 王 冠 峰
专 业 班 级 07电子信息(4)班
学 号 07010301120
院 (系) 郑州轻院轻工职业学院
机电工程系
指导教师(职称) 张少锋(助教)
完 成 时 间 2010年4月15日
数据采集及监控系统
摘 要
本文采用FPGA器件AC0809芯片控制A/D转换进行采样控制,整个设计用VHDL语言描述,在QuartusⅡ平台下执行 软件编程实现正确的A/D转换的工作时序控制流程,并将采样数据从二进制转化成BCD码。本设计可用于高速使用领域和实时监控方面。在以往的A/D器件采样控制设计中,多数是以单片机或CPU为控制核心,虽然编程基本,控制灵活,但缺点是控制周期长,速度慢。单片机的速度极大的限定了A/D高速性能的运用 ,而FPGA的时钟频率可高达100MHz以上。本设计以高集成度的芯片为核心,执行 时序控制、码制变换。具有开发周期短,灵活性强,通用能力好,易于开发、扩展等优点。既降低了设计难度,又加快了产品的开发周期。本系统主要由三大部分组成:数据输入单元,数据处理单元,数据输出单元。本设计主要实现以下几个功能:对ADC0809的八路通道的数据进行循环检测,当检测到任何一路的值大于预设值的时候就进行报警,并显示出所超出规定值的通道数。如无任何通道的输出值超出预设值时,就进行通道0~通道7的循环检测。
关键词:FPGA;A/D转换;VHDL;采样控制;
THE DATA COLLAGE AND SUPERVISES AND CONTROLS SYSTEM
ABSTRACT
This literary grace is used FPGA the spare part AC0809 chip control A|the D conversion carry on a sample control, the whole design is used a VHDL language description and carry out a software plait under the terrace of Quartus Ⅱ the distance carry out correct A|D conversion of work cycle time control process, and convert to°from the binary system a sample data BCD code.This design can be used for a high speed usage realm and solid supervise and control aspect.In the former A|the D spare part sample control design in, majority is take the single slice of machine or CPU as to control core, although weaving a distance is basic and control vivid, the weakness is to control a period long, the speed is slow.The speed of the single slice of machine biggest limited A|the usage of the D high-speed function, but the FPGA clock frequency can be up to a 100 MHzs above.This design takes the chip of high integration degree as core and carry out cycle time control, code system transformation.Having to develop a period is shor
您可能关注的文档
最近下载
- 机械厂重要环境因素评价表数据.doc VIP
- 高三英语一轮复习---语法填空之谓语动词.docx VIP
- 小学美术:岭美版(2024)一上第五单元:18课《线条变化多》.pptx
- 中国台球协会技能等级考试中式台球考题说明.pdf VIP
- 2023年12月大学英语四级考试真题及答案(第2套).pdf VIP
- 重症患者的容量管理 (1).pptx VIP
- 基于DELMIA二次开发的转向架三维装配仿真系统的开发.pdf VIP
- 福建省三明市四地四校2023-2024学年高二上学期期中联考地理试题(解析版).docx VIP
- 腔镜视野下腹股沟区的解剖.ppt VIP
- 吉林省长春市四校2025-2026学年度上学期第一次月考试卷 八年级道德与法治试卷(含答案).doc
文档评论(0)