IC设计中的功耗分析的流程1.docxVIP

  • 12
  • 0
  • 约2.5千字
  • 约 5页
  • 2017-01-03 发布于重庆
  • 举报
IC设计中的功耗分析的流程首先声明本文所讲的范围,在这篇文章中,是采用synopsys的设计流程,对数字电路进行功耗分析,生成功耗分析报告的流程。分析的对象是逻辑综合之后布局布线之前的功耗分析,以及布局布线之后的功耗分析。Synopsys做功耗分析使用到的工具是:Primetime PX, PrimeRail。PTPX可以在逻辑综合之后就进行功耗预估。PrimeTimePX是集成在PrimeTime里面的工具,虽然他可以做功耗分析,但是毕竟不是sign-off工具。真正到最后的sign-off,如果对功耗的要求很高的话,依然要用PrimeRail进行分析,所以,我们只要用到PrimeTime PX来做功耗分析就够了。上图是布局布线后和逻辑综合后进行功耗分析的流程。一. 逻辑综合后的功耗分析所用到的文件有:1. 逻辑综合后的verilog文件2.静态时序分析时用到的约束文件3.RTL的仿真文件,我用的是VCD,毕竟标准各个仿真器都支持~4.有功耗信息的库文件.db,这个库文件可以report一个库里的cell,看是否有。?有了这些文件之后,就可以做功耗分析了。下面说一下功耗分析的流程:1. 允许功耗分析功能 set power_enable_analysis2. 设置分析模式setpower_analysis_mode。他的模式有两种,一种是average模式,不用仿真文件,另一种是

文档评论(0)

1亿VIP精品文档

相关文档