MAX+PUS II 使用指.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
MAX+PLUS II 使用指南 世界上各大可编程逻辑器件的生产厂商都有各自的EDA 开发系统,比如Lattic公司的Synario;Xilinx公司的Foudation等,本章选取美国Altera公司的MAX+PLUS II,介绍如何利用它进行PLD设计。 MAX+PLUS II 开发系统是美国Altera公司自行设计的CAE软件平台,具有易学、易掌握的特点。MAX+PLUS II 的全称为Multiple Array Matrix and Programmable Logic User System,可安装在具有Windows 95/98或Windows NT4.0的PC机上,要求硬件至少具备16M内存、80M硬盘。 在MAX+PLUS II软件平台上利用PLD来设计系统可通过三大步骤来完成,即设计项目的输入、设计项目的验证和设计项目的处理。为了形象、有效、快速地掌握Max+plus II 的使用方法,本章通过一四位二进制加法器的设计实例来介绍整个设计的详细过程。 实例中所用的芯片是Altera公司可编程逻辑器件EPF10K10LC84-3,读者可使用EDA实验开发系统来演示设计的结果。 3.1 设计项目的输入 MAX+PLUS II 的输入方法有四种:文本输入、波形输入、图形输入、符号输入。我们在此以文本输入法为例来实现四位二进制加法器的设计,其余的输入设计法在后面另做介绍。   下面介绍具体设计步骤: 3.1. 1 文本输入 建立一新项目: 图3-1 启动MAX+plus II :在WINDOWS98界面中,单击开始—程序—MAX+plus II— MAX+plusII8.2,进入MAX+plusII8.2集成环境。 选中File—Project—Name,显示对话框图3-1。 在Project Name框中,键入add4b(此文件名可任取,但必须与源程序中的实体名字相同)。若想改变add4b所属目录,用户可在Directories窗口中修改。 选择OK,则MAX+plus II 的标题条会变成新的项目名字: MAX+plus Manager-d:\lrc\add4b。 二.建立一VHDL文本输入文件: 下面我们介绍如何建立一个名为add4b.vhd的四位二进制加法器,输入方法为VHDL文本输入。 在文件菜单中,选中File-New,出现图3-2对话框,选择对话框中的Text Editor File。 图3-2 选择OK,则出现一个无名称的文本编辑窗口。 在无名称的编辑窗口中输入以下源程序: library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_signed.all; entity add4b is port( a : in std_logic_vector(3 downto 0); b :in std_logic_vector(3 downto 0); cin : in std_logic; c : out std_logic_vector(3 downto 0); cout: out std_logic ); end; architecture one of add4b is signal crlt : std_logic_vector(4 downto 0); begin crlt=a+b+cin; c=crlt(3 downto 0); cout=crlt(4); end; 选择菜单File—save 或save as ,在File Name 中输入文件名add4b.vhd,并将扩展名(Automatic Extension)改为 .vhd,如图3-3。(注意:保存的文件名必须与源程序中的实体名相同,也必须与前面设置的项目名相同) 图3-3 选择OK,此文件名即被保存到当前项目的子目录下。 选择菜单File—Project—SaveCheck,检查程序中的语法错误。若设计程序有错,编译器会自动显示出错信息。从信息处理器(Message Processor)中可以得到相关源程序的出错信息的具体内容。当双击某一条信息时,信息处理器会自动打开包含该条信息来源的文本设计文件,并高亮设计文件中产生错误信息的位置。 选择菜单File—Create Default Symbol,为add4b创建一个图形符号。此时Max+plus II会自动调出编译器对add4b.vhd进行便编译。若编译成功,则自动生成add4b的图形符号。 至此,利用VHDL语言设计的四位二进制加法器就完成了。

文档评论(0)

mv2323 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档