VerilogHDL与CPLD_FPGA项目开发教程作者聂章龙02单元项目开发项目一课件.pptVIP

  • 4
  • 0
  • 约2.8千字
  • 约 10页
  • 2016-12-25 发布于广东
  • 举报

VerilogHDL与CPLD_FPGA项目开发教程作者聂章龙02单元项目开发项目一课件.ppt

2008-10-08 学习目标设计 学习目标设计 教学情境设计 基本逻辑门电路设计 门元件例化的定义格式: 门类型关键字 例化的门名称 (端口例表); 端口例表按下列顺序列出: (输出,输入1,输入2,输入3……); 例: and myand(out,in1,in2,in3);//三输入与门,例化的门名称为myand and(out,in1,in2); //二输入与门,无例化的门名称 项目一 基本逻辑门电路设计 * 可编程逻辑器件开发应用 讲授: 聂章龙 常州信息职业技术学院 【项目一】 基本逻辑门电路设计 掌握几种描述方式的异同,以在设计过程中灵活运用 能力目标 会用门级描述、连续赋值语句描述、过程 赋值语句描述等方式进行基本门电路设计 掌握连续赋值语句描述、过程赋值 语句描述基本结构及相关语法 知识目标 掌握门级描述的基本门原语 及元件例化的方法 实验的仿真及下载技能 互帮互助的同学关系 素质目标 门级电路设计的灵活运用 通过一个组合门电路的实例,介绍一般组合门电路设计的方法,重点介绍用门级描述、连续赋值语句描述、过程赋值语句描述等方式进行基本门电路设计过程 内容 80 2 ①K1~K8键盘在实验板上与EPM1270T144C5N芯片的引脚连接; ②掌握门级描述、连续赋值语句描述、过程赋值语句描述的结构及语法。

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档