- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电路实验
一、芯片引脚图
真值表:
输入管脚
输出管脚
SER
SCK
SCLR
RCK
OE
X
X
X
X
H
QA—QH 输出高阻
X
X
X
X
L
QA—QH 输出有效值
X
X
L
X
X
移位寄存器清零
L
上沿
H
X
X
移位寄存器存储L
H
上沿
H
X
X
移位寄存器存储H
X
下沿
H
X
X
移位寄存器状态保持
X
X
X
上沿
X
输出存储器锁存移位寄存器中的状态值
X
X
X
下沿
X
输出存储器状态保持
二、组合逻辑电路实验设计题
1.举重比赛有3个裁判,一个主裁判A和两个辅裁判B和C,杠铃完全举上的裁决由每个裁判按下自己的按键来决定。当3个裁判判为成功或两个裁判(其中一个为主裁判)判为成功则成功绿色指示灯亮,否则红色指示灯亮。试用74LS151设计此逻辑电路。
2.设输入数据为4位二进制数,当该数据能被3整除时绿色指示灯亮,否则红色指示灯亮。试用74LS151设计此逻辑电路。
3.设输入数据为4位二进制数,当该数据能被5整除时绿色指示灯亮,否则红色指示灯亮。试用74LS151设计此逻辑电路。
4.试设计一个四人表决器,当四个人中有3个人或4个人赞成时绿灯亮表示建议被通过,否则红灯亮表示建议被否决。试用74LS151设计此逻辑电路。
5.设输入数据为4位二进制数,设计由此二进制数决定的偶校验逻辑电路,即当此二进制数中有偶数个1时绿色指示灯亮,否则红色指示灯亮。试用74LS151设计此逻辑电路。。
6.某楼道内住着A、B、C、D 四户人家,楼道顶上有一盏路灯。请设计一个控制电路,要求A、B、C、D 都能在自己的家中独立地控制这盏路灯。试用74LS151设计此逻辑电路。
7.用74LS151实现一个函数发生器,其功能是:当S1S0=00时,Y=AB;当S1S0=01时,Y=A+B;当S1S0=10时,Y=AB;当S1S0=11时,Y=。试用74LS151设计此逻辑电路。
8.试用两片74LS151实现16选1数据选择器。
三、时序逻辑电路实验设计题
1.用十进制计数-译码器CC4017设计一个8盏灯的流水灯电路。
2.用74LS161设计一个12进制的加1计数器。其代码转换图为:0000→0001→0010→…→1011循环。每循环一次产生一个进位脉冲。
3.用74LS161设计一个12进制的加1计数器。其代码转换图为:0100→0101→0110→…→1111循环。每循环一次产生一个进位脉冲。
4.用74LS161设计一个10进制的加1计数器。其代码转换图为:0000→0001→0010→…→1001循环。每循环一次产生一个进位脉冲。
5.用74LS161设计一个12进制的加1计数器。其代码转换图为:0110→0111→1000→…→1111循环。每循环一次产生一个进位脉冲。
6.用74LS161设计一个9进制的加1计数器。其代码转换图为:0000→0001→0010→…→1000循环。每循环一次产生一个进位脉冲。
7.用74LS161设计一个9进制的加1计数器。其代码转换图为:0111→1000→1001→…→1111循环。每循环一次产生一个进位脉冲。
8.用两片74LS161设计一个72进制的加1计数器。其代码转换图为00000001…环。每循环一次产生一个进位脉冲。
9.用两片74LS161设计一个132进制的加1计数器00000001…→1000100循环。每循环一次产生一个进位脉冲。
10.用两片74LS161设计一个加1计数器。其代码转换图为00110110…环。每循环一次产生一个进位脉冲。
11.用两片74LS161设计一个加1计数器。其代码转换图为11000111…环。每循环一次产生一个进位脉冲。
12.用74LS151和74LS161设计一个序列信号发生器,当输入周期脉冲信号时循环输出序列信
13.用74LS151和74LS161设计一个序列信号发生器,当输入周期脉冲信号时循环输出序列信号1010011。
14.用74LS151和74LS161设计一个序列信号发生器,当输入周期脉冲信号时循环输出序列信号110010。
15.用74LS151和74LS161设计一个序列信号发生器,当输入周期脉冲信号时循环输出序列信号10101。
16.用优先编码器74LS148和同步
您可能关注的文档
最近下载
- T∕CAOE 20.8-2020 海岸带生态系统现状调查与评估技术导则 第8部分:砂质海岸.docx VIP
- (高清版)DB15∕T 4089-2025 《工业企业碳流图绘制方法》.pdf VIP
- 安全生产管理制度汇编.doc VIP
- 江苏省2014定额解读(模板工程计算规则下).ppt VIP
- GB 18918-2002城镇污水处理厂污染物排放标准.docx VIP
- 站用交直流电源系统技术规范第4部分:阀控式铅酸蓄电池.pdf VIP
- ST段抬高型心梗(STEMI)的心电图表现.pptx VIP
- 步步高家教机X2用户手册.pdf
- 新解读《GB_T 13863-2011激光辐射功率和功率不稳定度测试方法》最新解读.docx VIP
- 2025年政府采购评审专家考试试题库(附答案).docx VIP
文档评论(0)