11章组合逻辑电路..pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第十一章 组合逻辑电路 * 第十一章 组合逻辑电路 例题及选择题 选 择 题 1.组合电路的输出取决于 ( ) a.输入信号的现态 b.输出信号的现态 c.输入信号的现态和 输出信号变化前的状态 a 2.组合电路的分析是指 ( ) a.已知逻辑图,求解逻辑表达式的过程 b.已知真值表,求解 逻辑功能的过程 c.已知逻辑图,求解逻辑功能的过程 c A B C D F — 3.电路如图所示,其逻辑功能为 ( ) a.“与”门,其表达式F=ABCD b.”与或非“门,其表达式 F=AB+CD c.”与非“门,其表达式F=AB*CD b 4.组合逻辑电路的设计是指 ( ) a.已知逻辑要求,求解逻辑表达式并画逻辑图的过程 b.已知逻辑要求,列真值表的过程 c.已知逻辑图,求解逻辑 功能的过程 a 5.编码电路和译码电路中, ( ) 电路的输出是二进制 代码 a.编码 b.译码 c. 编码和译码 a 3线-8线译码器电路是 ( ) 译码器 a.3位二进制 b.三进制 c.三-八进制 a 7.七段数码显示译码电路应有 ( ) 个输出端 a. 8个 b. 7个 c.16个 b 8.译码电路的输入量是 ( ) a.二进制 b.十进制 c.某个特定信息 a 9.译码电路的输出量是 ( ) a.二进制代码 b.十进制代码 c.某个特定的控制信息 c 10.二进制编码器是指 ( ) a.能够将若干个输入信号转换成其他输出信号 b.能够将某个 控制信息转换成给定的二进制数 c.能够把N= 2n个输入信 号变成N位二进制代码 11.二-十进制的编码器是指 ( ) a.将二进制代码转换成0~9个数 b.将 0~9 个数转换成二 进制代码电路 c.二进制和十进制电路 b c 12.二进制译码器指 ( ) a.将二进制代码转换成某个特定的控制信息 b. 将某个特定 控制信息转换成二进制数 c.具有以上两种功能 a 13.编码器 ,译码器,数据选择器为 ( ) a.十序电路 b.组合电路 c. a和b b 14.半加器是指 ( ) a.两个同位的二进制数相加 b.两个二进制数相加 c.两个同位 的二进制数及来制低位的进位三者相加 a 15.全加器是指 ( ) a.两个同位的二进制数相加 b.不带进位的两个同位二进制数相 加 c.两个同位的二进制数及来制低位的进位三者相加 c 16.四选一数据选择器的输出表达式F=D0(A1A0)+D1(A1A0)+D2 (A1A0)+D3(A1A0)。若用该数据选择器实现F=A1,则D0~D3 的取值为 ( ) a. D0=D1=1 D2=D3=0 b. D0=D3=0 D2=D1=1 c.D0=D1=D2=D3=1 a 17.电路如图所示,它的逻辑功能为 ( ) a.全加器 b.半加器 c.译码器 a A B C

文档评论(0)

stzs + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档