- 132
- 0
- 约 340页
- 2016-12-30 发布于未知
- 举报
第一章 Verilog语言简介 学习目标 了解Verilog的特点; 了解Verilog的发展历史; 了解Verilog的主要应用; 掌握Verilog的抽象级别; 术语定义(Terms and Definitions) 硬件描述语言HDL:描述电路硬件及时序的一种编程语言 仿真器:读入HDL并进行解释及执行的一种软件 抽象级:描述风格的详细程度,如行为级和门级 ASIC:专用集成电路(Application Specific Integrated Circuit) ASIC Vender:芯片制造商,开发并提供单元库 Bottom-up design flow :一种先构建底层单元,然后由底层单元构造更大的系统的设计方法 Top-down design flow :一种设计方法,先用高抽象级构造系统,然后再设计下层单元 RTL level:寄存器传输级(Register Transfer Level),可综合的一种设计抽象级 Tcl:Tool command Language,向交互程序输入命令的描述语言 什么是硬件描述语言HDL 具有特殊结构能够对硬件逻辑电路的功能进行描述的一种高级编程语言 这种特殊结构能够: 描述电路的连接 描述电路的功能 在不同抽象级上描述电路 描述电路的时序 表达具有并行性 HDL主要有两种:Verilog HDL和VHDL Verilog起源于
原创力文档

文档评论(0)