浙大数电3-5.pptVIP

  • 20
  • 0
  • 约 47页
  • 2016-12-30 发布于江苏
  • 举报
集成电子技术基础教程 时序逻辑电路 本章要点 3.5.1 基本RS触发器 一、基本RS触发器的结构 二、基本RS触发器的逻辑功能 【例】 三、基本RS触发器的动态特性 四、基本RS触发器的应用 3.5.2 电平触发的触发器 一、时钟高电平触发 RS 触发器(RS锁存器) 二、高电平触发D触发器 (D锁存器) 3.5.3 边沿触发器 一、主从 D 触发器 二、维持阻塞型 D 触发器 【例】 三、负边沿触发 J K 触发器 【例】 3.5.4 其它功能触发器 一、T’ 触发器(计数触发器) 二、T 触发器 三、触发器总结 3.5.5 触发器功能的VHDL描述 例 在触发器部分,为了熟悉功能和各种触发器的触发特点,通过画波形来训练。 已知CP、D以及 和 的波形,试画出上升沿触发D和高电平触发D两种触发器的Q端波形图。 输入信号建立时间(D 早于 CP) t set≥ 2 t pd 输入信号保持时间(D 保留时间) t h ≥ 1 t pd 触发器翻转时间 t PLH =2 t pd 、t PHL = 3 t pd CP脉冲保留时间 t CPH = t CPL = 3 t pd CP脉冲最高工作频率: ≤ 动态特性 CP = 0 输出状态保持不变。 CP = 1 CP ↓ B、B’ 两组“与”门首先封锁; 输出状态变化。

文档评论(0)

1亿VIP精品文档

相关文档