CAS_LC550EUN-SEF1(3D,LED).pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* /39 ■ LCM Label # APPENDIX- II-1 Model Serial No. UL, TUV Mark LGD Logo US PATENT No. Origin LC550EUN (SE)(F1) Preliminary * /39 # APPENDIX- II-2 ■ Pallet Label LC550EUN SEF1 14 PCS 001/01-01 MADE IN KOREA RoHS Verified XXXXXXXXXXXXX XXX Preliminary * /39 # APPENDIX- III-1 ■ Required signal assignment for Flat Link (Thine : THC63LVD103) Transmitter(Pin7=“L” or “NC”) Note: 1. The LCD module uses a 100 Ohm[Ω] resistor between positive and negative lines of each receiver input. 2. Refer to LVDS Transmitter Data Sheet for detail descriptions. (THC63LVD103 or Compatible) 3. ‘9’ means MSB and ‘0’ means LSB at R,G,B pixel data. Host System 30 Bit RED0 RED1 RED2 RED3 RED4 RED5 RED6 RED7 RED8 RED9 GREEN0 GREEN1 GREEN2 GREEN3 GREEN4 GREEN5 GREEN6 GREEN7 GREEN8 GREEN9 BLUE0 BLUE1 BLUE2 BLUE3 BLUE4 BLUE5 BLUE6 BLUE7 BLUE8 BLUE9 Hsync Vsync Data Enable CLOCK 33 34 35 36 37 38 59 61 4 5 40 41 42 44 45 46 62 63 6 8 48 49 50 52 53 54 64 1 9 11 55 57 58 12 TA- TA+ TB- TB+ TC- TC+ TCLK- TCLK+ TD- TD+ THC63LVD103 or Compatible Timing Controller 100Ω 100Ω 100Ω 100Ω 100Ω RO0N RO0P RO1N RO1P RO2N RO2P ROCLKN ROCLKP RO3N RO3P VESA/ JEIDA FI-RE51S-HF 12 13 14 15 16 17 19 20 22 23 7 31 30 29 28 25 24 23 22 21 20 LCM Module GND * /39 # APPENDIX- III-2 ■ Required signal assignment for Flat Link (Thine : THC63LVD103) Transmitter(Pin7=“H”) Note :1. The LCD module uses a 100 Ohm[Ω] resistor between positive and negative lines of each receiver input. 2. Refer to LVDS Transmitter Data Sheet for detail descriptions. (THC63LVD103 or Compatible) 3. ‘9’ means MSB and ‘0’ means LSB at R,G,B pixel data. Host System 30 Bit RED0 RED1 RED2 RED3 RED4 RED5 RED6 RED7 RED8 RED9 GREEN0 GREEN1 GREEN2 GREEN3 GREEN4 GREEN5 GREEN6 GREEN7 GREEN8 GREEN9 BLUE0 BLUE1 BLUE2 BLUE3 BLUE4 BLUE5 BLUE6 BLUE7 BLUE8 BLUE9 Hsync Vsync Data Enable CLOCK 4 5 59 61 33 34 35 36 37 38 6 8 62 63 40 41 42 44 45 46 9 11 64 1 4

文档评论(0)

dart001 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档