《补充8086微处理器功能与组织结构.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
中断响应信号:CPU对中断请求信号INTR的响应。目的为了获取中断类型码。 2.2 8086/8088的引脚信号及工作模式 中断请求和响应操作信号 非屏蔽中断( NMI),上升沿有效。 可屏蔽中断(INTR和 中断响应信号) 不受中断允许标志IF的控制,也不能用软件进行屏蔽。 返 回 当INTR=1,并且中断允许标志位IF=1时,则CPU在当前指令周期结束后,转入中断响应周期。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 2.2 8086/8088的引脚信号及工作模式 控制信息传送操作的相关控制信号 ALE 地址锁存允许信号 在任何一个总线周期T1状态,表示当前地址/数据复用总线上输出是地址信息,下降沿将地址信息锁存到锁存器。 数据允许信号 数据发送/接收控制信号 CPU控制8286/8287等数据总线收发器的选通信号。 有效时间:存储器访问、I/O访问、中断响应周期 作用:控制8286/8287的数据传送方向。 =1时,发送; =0时,接收。 返 回 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 2.2 8086/8088的引脚信号及工作模式 等待检测操作信号 高电平:CPU继续空转等待; 低电平:退出等待,执行下一条指令。 READY准备就绪信号 测试信号 作用:使CPU和低速的存储器或I/O设备之间实现速度匹配。 READY=1:按正常时序进行读、写操作,不插入TW; READY=0:在T3和T4之间自动插入一个或几个TW。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 2.3 8086/8088CPU工作模式及其系统结构 2.3.1 最小工作模式及其系统结构 最小模式系统特点 只有8086/8088一个微处理器 所有总线控制信号直接由CPU提供 将33号引脚接+5V 需要地址锁存器进行地址信息分流 需要使用总线缓冲器将数据信息分流到数据总线 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 图2-6 8086在最小模式下的典型配置 2.3 8086/8088CPU工作模式及其系统结构 时钟发生器/ 驱动器 8位通用数据锁存器,分流20位地址信息。 8位双向数据缓冲器,分流数据。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 图2-7 8284A与CPU的连接 1.时钟发生器8284 产生满足8086 CLK要求的占空比1/3的时钟信号,还对 复位信号RESET和准备好信号READY进行同步。 2.3 8086/8088CPU工作模式及其系统结构 返 回 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 8086有地址信号20位,AD19~AD0, 一位高位数据 线使能信号 ,它们都是与数据或状态分时复用的信 号,共21位。 采用3片8282对地址信号进行锁存。 2.3 8086/8088CPU工作模式及其系统结构 2.地址锁存 BHE 8282芯片引脚图 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 2.3 8086/8088CPU工作模式及其系统结构

文档评论(0)

sfgzb7 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档