EDA技术与Verilog设计王金明冷自强编著教案第13章课件教学.pptVIP

  • 5
  • 0
  • 约 59页
  • 2017-01-02 发布于未知
  • 举报

EDA技术与Verilog设计王金明冷自强编著教案第13章课件教学.ppt

13.1 直接数字频率合成器 数据接收 数据接收:接收的首要任务是能够正确找到数据的位置。这主要靠检测数据的起始位和停止位来实现。起始位是一位0,它作为联络信号附加进发送信息,因为空闲位都为高电平,所以当接收数据线的信号突然变为低电平时,告诉接收端数据的到来。一个字符接收完毕后,对数据进行校验(若数据包含奇偶校验位),最后检测停止位,以确认数据接收完毕。 习 题 本例在VGA显示器上显示了一幅128×128点的图像,每个像素点依然使用3比特量化。因此ROM的存储单元数目为16384,即地址线宽度为14比特,数据线宽度为3比特。增加了一个图像位置移动控制部分,使得图像在屏幕范围内成45度角移动,撞到边缘后变向,类似于屏保。 很显然,由于量化的比特数较少,显示出的图像只能看出大体的形状轮廓,若想提高图像的质量,必须增加对三基色R、G、B分别量化的比特数,而后再分别通过D/A转换器输出。 三基色分别采用8比特表示 三基色分别采用1比特表示 VGA图像显示控制器顶层设计 13.7 CRC校验码 12-1 设计一个先进先出存储器(FIFO),其尺寸为8×256,端口包括时钟信号、读、写使能信号、数据输入、输出信号和存储器状态指示信号(空、满)等。 12-2 设计一个移位相加乘法器,其设计思路是:乘法通过逐项移位相加来实现,根据乘数的每一位是否为1进

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档