cadence约束规则设计..docVIP

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
添加库:setup/user preferences/paths/libraby里面修改padpath和psmpath。如图 2,线宽约束 默认线宽DEFUALT:8mil,过孔选择:VIA100-50-120 电源线宽:20mil Setup/constraints/physical/all layers option/create/physical cset/LW_20MIL。 把电源网络,地线,晶振管脚设置成LW_20MIL 在net/all layers下,将VCC12N,VCC12P,VCC1V2,VCC3V3,VCC5V,GND,GND1V2,CYVDD,OSC_POWER设置成LW_20MIL LW_12MIL的线宽同上。过孔为VIA60-35-95,将CS4272_LRCLK, CS4272_MCLK, CS4272_SCLK,DSP_CLKIN,MCBSP_CLKIN设置成LW_12MIL 3,线间距约束 在spacing constraints set/all layers下创建Space_12mil 和space_20mil属性。option/create/spacing cset/space_12MIL和space_20mil。 在net/all layers下 将CS4272_LRCLK, CS4272_MCLK, CS4272_SCLK,DSP_CLKIN,MCBSP_CLKIN设置成SPACE_12MIL。 将OSC_CLK,REFIN,REF_OUT, REF2_OUT, REF4_OUT设置为SPACE_20MIL。 4,Xnet 设置 Analyze/SI EMIsim/model browser,点击library mgmt 点击 set search path后出现对话框,点击add directory,把minisystem中的sigxp.run加进来。然后选中选中加进来的路径,点击check lib。 下一步,Analyze/SI EMIsim/model assignment,对的模型进行修改。点击find model, 选中RARRAY33,点击assign。点击OK,Xnet设置完成。 5,设置总线 将EA2~EA20设置为ADDR_BUS,将ED0~ED31设置为DATA_BUS。 (选中后右击,create/bus就可以了) 6,T型拓扑 在约束管理器中的electrical/net/routing/wiring中,选中EA2,右击点sigXplorer。在sigXplorer界面中画出拓扑结构。 然后set/constraints中的wiring里 然后set/constraints中的wiring里设置如下 然后选set/optional pins,点击U8,右击END,将U8设置为可选器件。 最后点file/update constraint manager. 在Electrical constraints set里把约束名字改为ECSET_ADDR.回来,选中EA3~EA20右击,constraint set references,在对话框里选中ECSET_ADDR 数据总线T型拓扑同上。 7,线长约束 在Electrical constraints set里,右击地址总线,打开sigxplorer。 然后set/constraints中的prop delay里设置如下: 点击ADD。然后OK。然后file/update constraint manager. 在net/ruting/min/max prop delays里可以看到设置后效果。 数据线设置同上。Min delay 2000mil max delay:3000mil 8,相对延迟 在Electrical constraints set里,右击地址总线,打开sigxplorer。 然后set/constraints中的rel prop delay里设置如下:

文档评论(0)

dashewan + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档