Cadence软件介绍..docVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Cadence软件介绍Cadence 是一个大型的EDA 软件,它几乎可以完成电子设计的方方面面,包括ASIC 设计、FPGA 设计和PCB 板设计。Cadence 在仿真、电路图设计、自动布局布线、版图设计及验证等方面有着绝对的优势。Cadence 包含的工具较多几乎包括了EDA 设计的方方面面。 ??? Cadence 是一个大型的EDA 软件,它几乎可以完成电子设计的方方面面,包括ASIC 设计、FPGA 设计和PCB 板设计。Cadence 在仿真、电路图设计、自动布局布线、版图设计及验证等方面有着绝对的优势。Cadence 包含的工具较多几乎包括了EDA 设计的方方面面。下面主要介绍其产品线的范围。 1、板级电路设计系统。 ??? 包括原理图输入、生成、模拟数字/混合电路仿真,fpga设计,pcb编辑和自动布局布线mcm电路设计、高速pcb版图的设计仿真等等。包括: ??? A、Concept HDL原理图设计输入工具, 有for NT和for Unix的产品。 ??? B、Check Plus HDL原理图设计规则检查工具。(NT Unix) ??? D、Allegro Expert专家级PCB版图编辑工具 (NT Unix) ??? E、SPECTRA Expert AutoRouter 专家级pcb自动布线工具 ??? F、SigNoise信噪分析工具 ??? G、EMControl 电磁兼容性检查工具 ??? H、Synplify FPGA / CPLD综合工具 ??? I、HDL Analyst HDL分析器 ??? J、Advanced Package Designer先进的MCM封装设计工具 2、Alta系统级无线设计 ??? 这部分包括: ??? A、SPW (Cierto Signal Processing Work System)信号处理系统。 ??? 可以说,spw包括了matlab的很多功能,连demo都有点象。它是面向电子系统的模块化设计、仿真和实现的环境。它的通常的应用领域包括无线和有线载波通信、多媒体和网络设备。在进行算法设计、滤波器设计、c Code生成、软/硬件结构联合设计和硬件综合的理想环境。 ??? 它里面非常有意思的就是信号计算器。 ??? B、HDS (Hardware Design System)硬件系统设计系统 ??? 它现在是SPW的集成组件之一。包括仿真、库和分析扩展部分。可以进行spw的定点分析行为级和rtl级的代码生成。 ??? C、Mutimedia多媒体 (Multimedia Design Kit) ??? 它可以进行多媒体应用的设计,包括电视会议系统、数字电视等等以及任何种类的图象处理系统的设计。 ??? D、无线技术Wireless(IS-136 Verification Environment) ??? 无线电技术标准系统级验证工具,可以在系统级的抽象层上生成、开发和改进遵守IS-54/136 标准的信号处理算法。在完成硬件结构设计后,就可以使用hds直接生成可综合的hdl描述和相应的标准检测程序(testbench)。 ??? E、IS-95无线标准系统级验证 ??? 同上。 ??? F、BONeS网络协议分析和验证的设计工具。 ??? 它是一套软件系统,专门用来做多媒体网络结构和协议的设计的。可以用来快速的生成和分析结构单元之间的信息流的抽象模型,并建立一个完整的无线网络的运作模型。例如,用户可以改进atm转换器的算法,并建立其基于微处理器包括高速缓存和内存和总线、通信处理方法的应用模型。 ??? G、VCC 虚拟协同设计工具包 ??? 它是用来进行基于可重用的ip核的系统级设计环境。 3、逻辑设计与验证(LDV) ??? LDV包括的模块有: ??? A、verilog-xl仿真器 ??? B、Leapfrog VHDL仿真器 ??? 支持混合语言的仿真,其vhdl语言的仿真是通过编译后仿真,加快了速度。 ??? C、Affirma NC Verilog仿真器 ???(续致信网上一页内容); 其主要的特点是适合于大系统的仿真。 ??? D、Affirma NC VHDL仿真器 ??? 适用于VHDL语言的仿真。 ??? E、Affirema 形式验证工具--等价检验器 ??? F、Verifault-XL 故障仿真器 ??? 用来测试芯片的可测性设计的。 ??? G、VeriSure代码覆盖率检查工具 ??? H、Envisia Build Gates 综合工具 4、时序驱动的深亚微米设计 ??? Cadence 的底层软件有: ??? A、逻辑设计规划器。 ??? 这是用于设计早期的规划工具。其主要用途是延时预测、生成供综合工具使用

文档评论(0)

dashewan + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档