电子技术基础教学课件作者詹新生第7章组合逻辑电路课件.pptVIP

电子技术基础教学课件作者詹新生第7章组合逻辑电路课件.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子技术基础 第7章 组合逻辑电路 7.1组合逻辑电路概述 组合逻辑电路是指:在任何时刻,电路的输出状态取决于电路的输入状态,与原来的状态无关,即电路无记忆功能。组合逻辑电路主要由门电路组成,无记忆单元,也没有反馈回路。 组合逻辑电路的功能描述方式主要有4种:(1)逻辑电路图。(2)逻辑表达式。(3)逻辑功能图。(4)波形图。 7.2 组合逻辑电路的分析与设计 7.2.1组合逻辑电路的分析 所谓组合逻辑电路的分析,就是确定逻辑电路输出和输入之间的逻辑关系。分析过程一般按下列步骤进行: (1)根据给定的逻辑电路,从输入端开始,逐级推导出输出端的逻辑函数表达式。 (2)化简逻辑函数,列出最简表达式。 (3)根据最简函数表达式列出真值表。 (4)用文字概括出电路的逻辑功能。 7.2 组合逻辑电路的分析与设计 7.2.1组合逻辑电路的分析 7.2 组合逻辑电路的分析与设计 7.2.2组合逻辑电路的设计 组合逻辑电路设计的目的是根据具体功能要求设计最佳逻辑电路。组合逻辑电路的设计步骤如下: (1)根据设计要求确定输入、输出变量的个数,并进行逻辑抽象(即确定0和1代表的含义),列出真值表。 (2)根据真值表列出函数表达式。 (3)进行化简,求出最简表达式。 (4)按照最简逻辑表达式,画出相应的逻辑图。 7.2 组合逻辑电路的分析与设计 7.2.2组合逻辑电路的设计 组合逻辑电路设计的目的是根据具体功能要求设计最佳逻辑电路。组合逻辑电路的设计步骤如下: (1)根据设计要求确定输入、输出变量的个数,并进行逻辑抽象(即确定0和1代表的含义),列出真值表。 (2)根据真值表列出函数表达式。 (3)进行化简,求出最简表达式。 (4)按照最简逻辑表达式,画出相应的逻辑图。 7.3 常用的组合逻辑电路 7.3.1编码器 在数字系统里,为区分一系列不同的事物,将其中的每个事物用一个二进制代码表示。把二进制码按一定的规律编排,使每组代码具有一定的含义,这个过程称为编码。 具有编码功能的逻辑电路称为编码器。编码器按照输出代码种类不同可分为二进制编码器和非二进制编码器。编码器按照编码方式不同可分为普通编码器和优先编码器。 1.普通编码器 普通编码器任何时刻只允许输入一个编码信号,否则输出将发生混乱。 例7.3 设计一个4线-2线的编码器。 7.3 常用的组合逻辑电路 7.3.1编码器 2.优先编码器 优先编码器与普通编码器的主要区别在于:任意时刻可以有多个输入,但只对优先级高的输入优先响应。优先编码器的输入与输出之间的关系不必遵循普通编码器的输入与输出必须满足2n = y关系,其中n为输入个数,y为输出个数。 例7.4 设计医院优先照顾重患者的呼唤电路。医院有1、2、3、4四间病室,患者按病情由重至轻依次住进1~4号病室。每室装有呼唤按钮,值班室里对应的四个灯为L1、 L2、 L3、 L4,呼唤按钮优先级别由高到低依次为1、2、3、4。设计实现上述功能的逻辑电路。 7.3 常用的组合逻辑电路 7.3.2译码器 译码器是编码器的逆过程,即特定的一组输入,会有一个确定输出。若译码器有n个输入,N个输出,则应满足2n≥N。 按照其输入与输出的关系,可以把译码器分为全译码器和部分译码器。 1.全译码器 全译码器的输入和输出满足N=2n,当输入n=2时,输出为4个,满足22=4;当输入为3时,译码器输出为8,满足23=8,全译码器可以译出输入变量的全部状态,所以也称之为二进制译码器。 例7.5 设计一个2线-4线全译码器。 7.3 常用的组合逻辑电路 7.3.2译码器 2.部分译码器 假设译码器有n个输入信号和N个输出信号,如果N<2n ,称为部分译码器。 二十进制译码器是将BCD码的10种代码译成对应于十进制数0-9的10个高、低电平信号的电路。 二-十进制译码器输入有4个变量,分别为 ,输出为10个变量 。为部分译码器。 7.3 常用的组合逻辑电路 7.3.2译码器 3.显示译码器 常用的数字显示器件包括半导体数码管、荧光数码房、辉光数码管和液晶数码管等多种显示器件。其显示字形的方式包括分段式显示、字形重叠式显示和点阵式显示等。目前使用比较广泛、成本较低的显示器件为由发光二极管构成的七段数字显示器。 (1)七段数字显示器原理 7.3 常用的组合逻辑电路 7.3.2译码器 3.显示译码器 (2)集成译码器 常用的集成译码器集成器件包括七段显示译码器74LS48、74LS47等。 7.

您可能关注的文档

文档评论(0)

带头大哥 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档