数电第4章组合逻辑要素.ppt

数电第4章组合逻辑要素

例 分析图 所示逻辑电路的逻辑功能。 b.化简: c.由上述最简逻辑式可得输出输入的真值表如表所示 例 设两个一位二进制数A和B,试设计判别器,若AB,则输出Y为1,否则输出Y为0. 例 设 x 和y 是两个两位的二进制数,其中x= x2 x1 ,y= y2y1,试设计一判别器,当x y 时,输出为1; 否则为0,试用与非门实现这个逻辑要求 练习 两个八位二进制数的加法实现 b. 当S1=1,S?2+ S?3=0时,译码器处于工作状态 三、用译码器设计组合逻辑电路 解:先将要输出的逻辑函数化成最小项之和的形式,即 由于74HC138的输出为 例 试利用3线-8线译码器74HC138及与非门实现全减器,设A为被减数,B为减数,CI为低位的借位,D为差,CO为向高位的借位。 c.由74HC138的输出可知 例 由3线-8线译码器74HC138所组成的电路如图4.3.14所示,试分析该电路的逻辑功能。 输出输入的真值表为 二 、 多位数值比较器 其输出端的逻辑式为 作业 第179页 [题4.3] , [题4.5] [题4.6] , [题4.12] [题4.17] [题4.21] , [题4.27] (2)用4选1数据选择器74L

文档评论(0)

1亿VIP精品文档

相关文档