- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
27.1-二进制振幅键控(ASK)调制器与解调器设计27.1-二进制振幅键控(ASK)调制器与解调器设计
EDA技术及CPLD/FPGA应用简明教程
清华大学出版社
第7章FPGA在通信工程中实践应用
l
l
l
7.1二进制振幅键控(ASK)调制器与解调器设计
7.2二进制频移键控(FSK)调制器与解调器设计
7.3二进制相位键控(PSK)调制器与解调器设计
l
7.4 UART接口设计
2007-2-12
第1页
EDA技术及CPLD/FPGA应用简明教程
清华大学出版社
第7章 FPGA在通信工程中实践应用
l
l
l
教学目标
教学重点
教学过程
2007-2-12
第1页
EDA技术及CPLD/FPGA应用简明教程
清华大学出版社
第7章 FPGA在通信工程中实践应用
教学目标
l了解 FPGA在数据通信领域的具体应用实例
l掌握用VHDL语言设计二进制振幅键控(ASK)调制器与解调器
l掌握用VHDL语言设计二进制频移键控(FSK)调制器与解调器
l掌握用VHDL语言设计二进制相位键控(PSK)调制器与解调器
l了解用VHDL语言设计UART接口
2007-2-12
第1页
EDA技术及CPLD/FPGA应用简明教程
清华大学出版社
第7章 FPGA在通信工程中实践应用
l教学重点
掌握用VHDL语言设计二进制振幅键控(ASK)调制器与解调器
掌握用VHDL语言设计二进制频移键控(FSK)调制器与解调器
掌握用VHDL语言设计二进制相位键控(PSK)调制器与解调器
2007-2-12
第1页
EDA技术及CPLD/FPGA应用简明教程
清华大学出版社
7.1二进制振幅键控(ASK)调制器与解调器设计
n
n
数字信号对载波振幅调制称为振幅键控即 ASK
(Amplitude-Shift Keying)。
ASK有两种实现方法:
1.相乘电路实现法
2.键控法
n
n
2007-2-12
第1页
EDA技术及CPLD/FPGA应用简明教程
清华大学出版社
1.相乘电路实现法
n
n
n
就是用乘法器基带信号与载波信号相乘就可
以得到调制信号输出。
乘法器用来进行频谱搬移,相乘后的信号通
过带通滤波器滤除高频谐波和低频干扰。
带通滤波器的输出是振幅键控信号。
2007-2-12
第1页
EDA技术及CPLD/FPGA应用简明教程
清华大学出版社
2.键控法
n
键控法是产生ASK信号的另一种方法。二元制ASK
又称为通断控制(OOK)。最典型的实现方法是
用一个电键来控制载波振荡器的输出而获得。
(键控法产生ASK信号原理框图 )
2007-2-12
第1页
EDA技术及CPLD/FPGA应用简明教程
清华大学出版社
ASK解调方法
n
n
1.同步解调法
2.包络解调法。
2007-2-12
第1页
EDA技术及CPLD/FPGA应用简明教程
清华大学出版社
1.同步解调
接下页
第1页
2007-2-12
EDA技术及CPLD/FPGA应用简明教程
清华大学出版社
n
(设在一个码元持续时间T内,经过带通滤波后
的接收信号和噪声电压为:
n
n
其中
是一个窄带高斯过程。根据窄带随机过程的
性质,我们可以得到:
接下页
第1页
2007-2-12
EDA技术及CPLD/FPGA应用简明教程
清华大学出版社
n
n
经过带通滤波器后的接收电压为:
若没有噪声,上式简化为:
2007-2-12
第1页
EDA技术及CPLD/FPGA应用简明教程
清华大学出版社
ASK调制VHDL程序
*2007年2月12日
第1页
EDA技术及CPLD/FPGA应用简明教程
清华大学出版社
ASK调制方框图
2007-2-12
第1页
EDA技术及CPLD/FPGA应用简明教程
清华大学出版社
ASK调制电路符号
2007-2-12
第1页
EDA技术及CPLD/FPGA应用简明教程
清华大学出版社
ASK调制VHDL程序
n
n
n
n
n
n
n
n
n
n
n
library ieee;
use ieee.std_logic_arith.all;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity ASK is
port( clk:in std_logic;
start:in std_logic;
x :in std_logic;
--系统时钟
--开始调制信号
--基带信号
y :out std_logic);
end ASK;
--调制信号
architecture behav of ASK is
接下页
第1页
2007-2-12
EDA技术及CPLD/FPGA应用简明教程
清华大学出版社
文档评论(0)