- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机原理与体系结构专升本作业题参考答案070606计算机原理与体系结构专升本作业题参考答案070606
东北农业大学网络教育学院
计算机原理与体系结构作业题参考答案
习题1参考答案
选择题
BCCBB DCBAA
填空题
1.地址译码器
2.控制
3.启动和停止
4.指令周期
5.并串行
简答题
1.在32位微处理器和微型机中,为了加快运行速度,普遍在CPU与常规主存储器之间增设了一级或两级高速小容量存储器,称之为高速缓冲存储器(Cache),高速缓冲存储器的存取速度比主存储器要快一个数量级,大体与CPU的处理速度相当.有了它以后,CPU在对一条指讼或一个操作数寻址时,首先要看所需数据是否在高速缓存器中.若在,就立即送给CPU;否则,就要作一常规的存储器访问,同时将所取的指令和数复制到高速缓存器中.前者称为命中”,后者称为未命中.
2. CPU是组成微机系统的核心部件,其功能如下:
1)算术和逻辑运算
2)暂存数据
3)实现程序控制,即可取指令,对指令寄存,译码分析并执行指令所规定的操作,还能提供整个系统所需的定时和控制信号.
3.参见教材107页
4.参见教材103,106页
5.常用存储器片选控制方法有3种,分别是线选法,全译码法,局部译码法.线选法的优点是连线简单,缺点是地址空间利用率低;全译码法不浪费地址空间,但需译码电路;局部译码介于前二者之间.当存储容量要求大于系统地址线所能寻址的最大范围,或者几个微处理器需要共享某一存储区域时,则采用扩充寻址法.
计算题
1.(1)(X-Y)补=X补-Y补=010000000101000
X-Y=+0101000
(2)(X-Y)补=X补-Y补10101010 X-Y=-0010111
2.参见教材39页
3.参见教材35页
4.参见教材65页
5.在三地址指令中三个地址字段占3×3 = 9位。剩下12-9=3位作为操作码,四条指令的操作码分别为000、001、010、011。 在单地址指令中,操作码可以扩展到12-3=9位,其中前3位的代码是上述四个操作码以外的4个编码,即首位为1。编码范围是1xxxxxxxx。共有28=256个编码,取其前254个,100000000~111111101。剩下2个作为扩展用。 对于零地址指令,全部12位指令代码都是操作码,其中前9位剩下2个编码与后3位的8个编码正好构成16个操作码。三种指令的编码结果:
设计题
略
习题2 参考答案
选择题
DCCDB BCCAB
名词解释
1. 指令周期: CPU从主存取出一条指令并执行该指令的时间
2. 存储周期: 存储器进行连续读和写操作所允许的最短时间间隔
3. 机器周期: 参见教材
4. EPROM: 参见教材
5. 微程序: 参见教材
简答题
1.CPU主要有以下四方面的功能:
指令控制 程序的顺序控制,称为指令控制。
操作控制 CPU管理并产生由内存取出的每条指令的操作信号,把各种操作信号送往相应部件,从而控制这些部件按指令的要求进行动作。
时间控制 对各种操作实施时间上的控制,称为时间控制。
数据加工 对数据进行算术运算和逻辑运算处理,完成数据的加工处理。
2.通道是具有特殊功能的处理器,它有自己的指令和程序专门负责数据输入输出的传输控制。在采用通道方式的计算机中,CPU将传输控制的权利交给通道,而CPU本身只负责数据处理。这样通道与CPU分时使用内存,实现了CPU内部运算与外设输入输出数据之间的真正并行工作。 字节多路通道。 (2)选择通道。 数组多路通道。.静态RAM:构成RAM的记忆元件是触发器,用触发器存储“0”“1”信息,因此在使用中,只要不掉电,存储信息可永久保存;内部电路复杂,集成度低,速度高但价格高,属非破坏性读出存储器。由于不要动态刷新电路,故用静态RAM构成存储器时,外围电路简单,常用于存储容量不大的存储器。 RAM:构成RAM的记忆元件是电容,用电容存储电荷与否来存储“0”“1”信息,故要定时刷新来动态地存储“0”“1”信息。属破坏性读出存储器,内部电路简单,集成度高但价格低,速度比静态RAM低,用它来构成存储器时,外围电路复杂,常用于构成大容量的主存。.二级存储体系是计算机系统中最简单的存储体系,它是利用软、硬件控制将主存与辅存有机地组成一个整体。在二级存储体系中,主存是与计算机各部件进行数据交换的主要设备,辅存作为主存的后援系统用来弥补主存容量不足的缺陷。辅存中存放的是暂时不用的和主存中容纳不下的程序和数据。辅存中的信息不能被CPU直接访问,必须通过调入主存中才能被计算机的其他部件使用。一般有两种途径允许CPU运行辅存中存放的程序:一是当主存能够容纳下整个程序及所需数据时,将要使用的程序从辅存调入主存之中,然后由CPU控制运行;二是当主存
您可能关注的文档
最近下载
- 2025年安徽皖江高速公路有限公司高速公路收费人员招聘笔试模拟试题及答案解析.docx VIP
- T GXTC 0014—2024 新式(现制)茶饮 茉莉花茶基底茶.pdf VIP
- 急性视网膜坏死综合征.pptx VIP
- 正常人体解剖学资料.pdf
- 《相遇问题》(说课稿)-2024-2025学年四年级上册数学青岛版[001].docx VIP
- 外伤性感染性眼内炎防治专家共识(2023年版)PPT.pptx VIP
- 第1节 功(教学课件)物理沪粤版2024九年级上册.pptx VIP
- 违规接受吃请检讨书(推荐).docx VIP
- 2024新人教版一年级数学上册认识立体图形第三单元教材整体分析.pdf VIP
- 密码技术应用员理论知识题及答案.doc VIP
文档评论(0)