EDA课程实训总结.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《EDA技术》大作业 论 文 报 告 专业班级: 电气班 学 号: 1200000000 姓 名: Xxxx 完成时间: 2015年x月x日 指导老师: Xxxx xxxxxx信息工程学院 基于EDA排队电路的任务设计 摘要:随着大规模的集成电路及计算机的发展,以及自动化控制在技术方面的广泛应用,集成化设计电路有了很大的发展,是现代科技发展的主流方向。本文介绍了排队电路的设计。传统的排队电路都是有单片机实现,本文介绍的是基于EDA技术设计排队显示系统的方案,EDA技术的一个重要特征就是使用硬件描述语言来完成系统的设计文件,应用Verilog的模块化的设计,降低设计的数字系统的设计难度,这在设计领域已得到广泛的采用。本设计针对排队电路问题,提出了基于Verilog语言硬件设计实现方法。 关键词:EDA技术;Verilog;硬件描述语言; Abstract:Along with the development of large-scale integrated circuits and computer, as well as the wide application of automation control in technology, integrated circuit design has been developed greatly, and it is the mainstream of modern technology development. This paper introduces the design of the circuit.The traditional line circuit is a single chip microcomputer, this paper introduces the design of EDA based on Verilog technology, EDA technology is an important feature of the use of hardware description language to complete the system design documents, the use of modular design, reduce the design of digital systems, which has been widely used in the design field. In this design, the hardware design and implementation method based on Verilog is proposed for the problem of queuing circuit. Keywords: EDA technology; Verilog; hardware description language; 1 基于EDA排队电路的任务设计 1.1设计要求: 单窗口排队机电路,给每个新来者编号,并计算队伍长度。 (1)进队、离队两个信号作为输入,当前服务号码和队长各由4个数码管显示; (2)初始时队长0,进队号码由1顺序递增,输出编号; (3)有人入队,长度加,有人离队长度减; (4)工作时钟适当即可。 1.2设计方案: 方案一: 采用VHDL语言直接编写,实现排队电路的要求和功能。 方案二: 采用Verilog语言进行模块化的设计,该设计分为:显示模块、计数模块、时序状态模块。在将三个模块使用Verilog语言分别编写,并进行组合从而达到设计的目的。该方案设计简单、可行;并且符合设计对语言的设计要求。故采用该方案。 2 排队电路的设计 2.1排队电路的分析 实现排队电路系统的硬件电路主要由按键输入单元、可编程逻辑器件控制单元、数码管输出显示单元、晶体振荡器及电源单元等外围电路构成,如图2-1所示。 图2-1系统结构框图 2.2按键输入模块设计 按键输入单元完成指令的输入,包括新客户区号按钮、柜台的按钮、系统复位按钮等;可编程逻辑器件控制单元是整个排队系统的核心控制单元,负责响应按键输入单元的指令,经过运算产生相关数字和控制信号送给输出显示单元。 2.3输出显示模块 输出显示单元主要由多为数码管构成,能实现当前动态显示当前服务的号码和队伍的长度。如图2-2: 图2-2显示模块的示意图 3 系统仿真与调试: 3.1波形仿真图设 将所编写程序有PC机下载到FPGA中,可得到图3-1程序仿真波形图所示一组波形,在QuartusⅡ软件中可直观看到高低电平分配情况。 图3-1程序仿真波形图 (1)当waiter为

文档评论(0)

4477769 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档