- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[第6章习题
* 第6章 习题解答 习 题 ( 解答) 6-3 哪些情况下需要用到程序包STD_LOGIC_UNSIGNED?试举一例。 习题6-3(解答): VHDL描述中若有不同类型数据相加、相减时需要用到程序包STD_LOGIC_UNSIGNED中的“+”、“-”算符重载函数。 如: SIGNAL Q1 :STD_LOGIC_VECTOR (3 DOWNTO 0 ); BEGIN PROCESS ( CLK ) BEGIN IF CLK’EVENT AND CLK=‘1’ THEN Q1=Q1+1 ; END IF; Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 6-4 说明信号和变量的功能特点,以及应用上的异同点。 习题6-4(解答): 变量的特性: a. 变量不能将信息带出它的使用范围。 b. 变量的赋值是立即实现,不存在延时。 c.在进程中可以对一个变量多次赋值,但后赋的值将改变先赋的值。 信号的特性: a. 信号赋值语句,可以出现在进程中,也可以出现在结构体的并行语句中。 b. 进程中可以对同一个信号多次赋值,但只有最后一次赋值才被执行。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. c. 在进程外的并行语句中对同一个信号不能有多次赋值。 d. 信号赋值要经历一个延时,这一点和器件传输延时吻合。 进程中的信号与变量赋值特性的异同分析: ① 从硬件电路系统来看,变量和信号都相当于逻辑电路中的连线和连线上的信号值。 ② 从行为仿真和VHDL语句功能上看,信号和变量具有明显区别: a. 信号可以设置传输延迟量,而变量不能。 b. 变量只能在定义它的进程中有效,而信号在进程内外都能传递信息。 c. 进程中的变量赋值是语句执行时立即完成,而进程中的信号赋值则并不是语句执行时立即赋值,而是要等到进程结束时才赋值。一般完成一次进程需要δ时间,因此说信号的赋值要延迟δ时间才能完成。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 6-8 判断下面三个程序中是否有错误,若有则指出错误所在,并给出完整程序。 习题6-8(解答): 对3个程序中的错误用注释的方式给以指出: 程序1: Signal A,EN:std_logic; Process (A,EN) variable B:std_logic; Begin if EN=1 then B=A; --变量赋值符应为 “:=” end if; end process; Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 程序2: Architecture one of sample is variable a,b,c:integer; --变量只能在进程和子程序 begin 中定义和使用应改为: c=a+b; signal end; 程序3: 1ibrary ieee; use ieee.std logic_1164.a11; entity mux21 is --下面一行中末尾括号中多个分号 port(a,b:in std_lo
文档评论(0)