- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
dsp解剖报告
DSP试验箱VC5416板解剖报告
一、DSP试验箱VC5416板的原理图和实物图
1、ICETEK-VC5416-A 评估板技术指标:
主处理芯片:TMS320VC5416,运行速度为 160M; 低功耗设计; 工作速度可达 160MIPS 片内 RAM 存贮空间 128K×16Bit; 扩展的 2 路8bit A/D接口TLV0832, 最大采样速率 20K; 2 路的 TLC7528 D/A转换,10M/S,8Bit; UAET 串行接口,符合 RS232 标准; 8M bit 扩展 FLASH,存储大量固化程序和数据; 设计有用户可以自定义的开关和测试指示灯; 4 组标准扩展连接器,为用户进行二次开发提供条件; 具有 IEEE1149.1 相兼容的逻辑扫描电路,该电路仅用于测试和仿真; +5V电源输入,内部+3.3V、+1.6V电源管理; 4 层板设计工艺,工作稳定可靠; 具有自启动功能设计,可以实现脱机工作; 可以选配多种应用接口板,包括图象板,网络板,指纹板,USB 板等。
2、CPU :TMS320VC5416的实物图和原理图解剖
3、电源:VC5416的工作电压为3.3V、1.6V。需要将5V的VCC转化
1117-33是低压差线性稳压源芯片(加ams之类前缀表示厂家),把5V转成3.3v。
(C26对应的104=10*10^4pf=0.1uf)
1117-ADJ是低压差线性稳压源芯片,ADJ表示输出电压可调;
查见TLV1117-ADJ芯片资料知:
典型值=1.25v;典型值=55uf,可忽略。(TLV1117-ADJ)
4、JTAG仿真器插脚
JTAG 仿真器也称为 JTAG 调试器,是通过 5416 芯片的 JTAG 边界扫描口进行调试的设备。 JTAG 仿真器比较便宜,连接比较方便,通过现有的 JTAG 边界扫描口与 5416 CPU 核通信,属于完全非插入式 ( 即不使用片上资源 ) 调试,它无需目标存储器,不占用目标系统的任何端口,而这些是驻留监控软件所必需的。另外,由于 JTAG 调试的目标程序是在目标板上执行,仿真更接近于目标硬件,因此,许多接口问题,如高频操作限制、 AC 和 DC 参数不匹配,电线长度的限制等被最小化了。使用集成开发环境配合 JTAG 仿真器进行开发是目前采用最多的一种调试方式。
5、抗干扰
电源与地之间接104电容,作用是去耦滤波、稳定电压、抗干扰
二、AIC23的端口介绍
数字音频接口主要管脚为 :BCLK-数字音频接口时钟信号(bit时钟),当AIC23为从模式时(通常情况),该时钟由DSP产生;AIC23为主模式时,该时钟由AIC23产生; LRCIN-数字音频接口DAC方向的帧信号(I2S模式下word时钟) ;LRCOUT-数字音频接口ADC方向的帧信号; DIN-数字音频接口DAC方向的数据输入 ;DOUT-数字音频接口ADC方向的数据输出 这部分可以和DSP的McBSP(Multi-channel buffered serial port,多通道缓存串口)无缝连接,唯一要注意的地方是McBSP的接收时钟和AIC23的BCLK都由McBSP的发送时钟提供。
麦克风输入接口主要管脚为 :MICBIAS-提供麦克风偏压,通常是3/4 AVDD ;MICI-麦克风输入,由AIC结构框图可以看出放大器默认是5倍增益
3、 LINE IN输入接口主要管脚为 :LLINEIN-左声道LINE IN输入 ;RLINEIN-右声道LINE IN输入 。
4. 耳机输出接口主要管脚为 :LHPOUT-左声道耳机放大输出 ;RHPOUT-右声道耳机放大输出 ;LOUT-左声道输出 ;ROUT-右声道输出 ;LOUT和ROUT没有经过内部放大器,所以设计中常用LHPOUT和RHPOUT。
配置接口主要管脚为 :SDIN-配置数据输入 ;SCLK-配置时钟 ;DSP通过该部分配置AIC23的内部寄存器,每个word的前7bit为寄存器地址,后9bit为寄存器内容。
其他主要管脚为 :MCLK-芯片时钟输入(12.288M、11.2896M、18.432M、16.9344M) ;VMID-半压输入,通常由一个10U和一个0.1U电容并联接地 ;MODE-芯片工作模式选择,Master或者Slave ;CS-片选信号(配置时有效) ;CLKOUT-时钟输出,可以为MCLK或者MCLK/2(详见寄存器配置);DSP与AIC23的连接设计中DSP采用了TI的C5409,这是一款性价比高,外设资源丰富,耗电量低,处理能力强的16位DSP,在实际应用中较为流行。C5409有三组可通过寄存器灵活配置的McBSP同步串口,与AIC23的连接主要使用这些串口。
文档评论(0)