- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
VLSI电路与系统CHAP4P4x分析
其它计数器-不同计数顺序 二进制减计数器:在多位二进制数的末位减 1,仅当第 i 位以下的各位都为 0 时,第 i 位的状态才会改变。最低位的状态每次减1都要改变。 数据缓冲区 数据缓冲区:当后续电路工作速度大于本部分工作速度时,为进一步减少后续部分对接收数据寄存器的访问频率,可以增大数据寄存器的个数(深度)。 移位寄存器计数器 D0 = F ( Q0 , Q1 , … , Qn-1 ) 反 馈 逻 辑 D Q CK Q D Q CK Q D Q CK Q D Q CK Q CLK FF0 FF1 FF2 FF3 一般结构: 移位寄存器型计数器 一般结构: 反 馈 逻 辑 D0 = F ( Q0 , Q1 , … , Qn-1 ) 环形计数器: 1000 0100 0010 0001 最简单的:D0 = Qn-1 反 馈 逻 辑 自校正的:D0 = (Qn-2 + … + Q1 + Q0)’ 0111 1011 1101 1110 (Qn-2 · … · Q1 · Q0)’ D Q CK Q D Q CK Q D Q CK Q D Q CK Q CLK FF0 FF1 FF2 FF3 1000 0100 0001 0010 有效状态 其他状态 环型计数器 D Q CK Q D Q CK Q D Q CK Q D Q CK Q CLK FF0 FF1 FF2 FF3 1000 0100 0001 0010 D0 D1 D2 D3 —— 非自启动的 无效状态 D0 = Qn-1 有效状态 无效状态 D Q CK Q D Q CK Q D Q CK Q D Q CK Q CLK FF0 FF1 FF2 FF3 1000 0100 0001 0010 D0 D1 D2 D3 自启动的 自校正的 扭环计数器(Johnson Counter) D Q CK Q D Q CK Q D Q CK Q D Q CK Q CLK FF0 FF1 FF2 FF3 D0 = Qn-1’ 0000 1000 1100 1110 1111 0111 0011 0001 无效 有效的状态循环 线性反馈移位寄存器(LFSR)计数器 LFSR计数器 有 2n-1 种有效状态 —— 最大长度序列发生器 反 馈 逻 辑 D Q CK Q D Q CK Q D Q CK Q D Q CK Q CLK FF0 FF1 FF2 FF3 移位寄存器型计数器的一般结构 利用反馈逻辑可以实现 模2~模16 的计数器 RESET_L CLOCK 线性反馈移位寄存器(LFSR)计数器 奇校验电路 全0态的下一状态?? 反馈方程 LFSR计数器 有 2n-1 种有效状态 —— 最大长度序列发生器 伪随机序列 发生器 EN 猜谜游戏机 L1~L4 ERR G1~G4 CLOCK 使能输入随机产生 典型应用:产生逻辑电路的测试输入信号 用于检错及纠错码的编码和译码电路 LFSR计数器 串/并转换 源模块 Source module 目的模块 Destination module 控制 电路 控制 电路 并-串 转换器 串-并 转换器 并行 数据 并行 数据 串行数据 SYNC 同步脉冲 并串转换 CLK CLKINH SH/LD CLR SER A B C D E F G H QH 74x166 D7 D6 D5 D4 D3 D2 D1 D0 并行数据 ? SDATA CLOCK CLOCK SYNC CLK CLR LD ENP ENT A QA B QB C QC D QD RCO ’163 CLK CLR LD ENP ENT A QA B QB C QC D QD RCO ’163 计 数 低 位 计 数 高 位 时 隙 数 位 数 R
文档评论(0)