宁波大学2012数字电子技术1试题B卷2和答案(参考).docVIP

宁波大学2012数字电子技术1试题B卷2和答案(参考).doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
序号 一、简答题(共30分) 1、将二进制数 (11.001)2转换为等值的十六进制数。(3分) 2、将函数式化为最小项之和的形式。(3分) 3、试分析图示CMOS逻辑门电路,写出Y的逻辑表达式。(3分) 4、CPLD与FPGA中,哪种断电后配置数据丢失?哪种采用查找表结构?哪种具有加密性?(3分) 5.下图是一个数模转换器(DAC),它的转换误差主要有比例系数误差、漂移误差、非线性误差。试说明这三类转换误差的产生原因。(3分) 6、在CMOS电路中有时采用下图所示的扩展功能用法,写出Y的逻辑式。已知电源电压,二极管的正向导通压降为0.7V。(5分) 7、下图是74161芯片接成的计数器。请说出下图是多少进制计数器,并画出状态图。(5分) 8、画出下图电路在一系列CP信号作用下Q1 ,Q2, Q3端输出的波形。触发器均为边沿触发结构, Q1 ,Q2, Q3的初始状态均为0。(5分) 二、分析计算题(共70分,每题10分) 1、用卡诺图把式化简为最简与或式,然后用与非门实现,最后画出逻辑电路图。(10分) 2、分析下图的时序电路,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说出电路实现的功能。A为输入逻辑变量。(10分) 3、用PROM产生一组多输出逻辑函数:, ,,。试在下图中画出地址译码点阵图和数据点阵图。(10分) 4、下图是用CMOS反相器接成的压控施密特触发器电路。CMOS电路的电源电压为5V,阈值电压为2.5V。分析它的转换电平、与控制电压的关系。(10分) 5、用D触发器和与非门设计一个串行数据检测器。对它的要求是:当检测到1000时输出为1,其它输入情况输出为0。要求画出状态转换图、卡诺图,写出驱动方程和输出方程。(10分) 6、分析如下VHDL所描述的电路,说明电路的功能,并写出语句(1)、(2)、(3)、(4)的功能。(10分) LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY test2 IS PORT(clk,clr : IN STD_LOGIC; Q : OUT STD_LOGIC_VECTOR(3 downto 0)); ———(1) END test2; ARCHITECTURE test2 OF test2 IS SIGNAL count_4 : STD_LOGIC_VECTOR(3 downto 0); ———(2) BEGIN Q=count_4; PROCESS(clk, clr) BEGIN IF (clr=1) THEN count_4 = 0000; ELSIF (clk EVENT AND clk=0) THEN ———(3) IF(count_4=1001) THEN count_4=0000; ELSE count_4=count_4 + 1; ———(4) END IF; END IF; END PROCESS; END test2; 7、完成VHDL程序,以实现状态转换图所描述的电路功能,要求用双进程有限状态机描述,同时电路带有异步复位端。(10分) LIBRARY ieee; USE ieee.std_logic_1164.all; ENTITY machine IS PORT ( CP, rst: IN

文档评论(0)

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档