计算机组成原理(CPU的控制器部件).pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理(CPU的控制器部件)计算机组成原理(CPU的控制器部件)

微程序控制器优缺点 1.优点 (1)设计规整,设计效率高; (2)易于修改、扩展指令系统功能; (3)结构规整、简洁,可靠性高; (4)性价比高。 2.缺点 (1)速度慢 访存频繁 转移较多 (2)执行效率不高 3.应用范围 用于速度要求不高、功能较复杂的机器中。 特别适用于系列机 未充分发挥数据 通路本身具有的 并行能力 College of computer science, SWPU Computer Science 计算机组成原理 主讲:颜俊华 CPU控制器部件 控制器的功能 控制程序的自动执行 控制每条指令的正确执行 指令执行步骤 读取指令 分析指令 执行指令 总线与数据通路结构 为了使数据传送控制简单、集中,采用以ALU为中心的总线结构 CPU组成包括四个部分: ALU部件、寄存器组、内总线、CPU与系统总线的连接 R0~R3 R0~R3 C D C D SP PC PSW MDR A 移位器 B ALU R2 R0 R1 M I/O CB 内总线 C R3 D MAR MDR IR PC SP PSW AB DB 控制逻辑 (1)内总线 ALU为内部数据传送通路的中心; 寄存器采用 内总线采用单向数据总线(16位); 分立结构; R0~R3 R0~R3 C D C D SP PC PSW MDR A 移位器 B ALU R2 R0 R1 M I/O CB 内总线 C R3 D MAR MDR IR PC SP PSW AB DB 控制逻辑 (2)系统总线AB、DB、CB,CPU通过它与外部连接,与它的连接通过MAR、MDR实现。 MDR 输出 输出至DB 输出至ALU的B门 输入 从内总线输入 从DB输入 (打入) (置入) R0~R3 R0~R3 C D C D SP PC PSW MDR A 移位器 B ALU R2 R0 R1 M I/O CB 内总线 C R3 D MAR MDR IR PC SP PSW AB DB 控制逻辑 3.各类信息传送途径 M (1)指令信息 置入 DB IR M DB IR (2)地址信息 R0~R3 R0~R3 C D C D SP PC PSW MDR A 移位器 B ALU R2 R0 R1 M I/O CB 内总线 C R3 D MAR MDR IR PC SP PSW AB DB 控制逻辑 1)指令地址 2)指令地址加1  (顺序执行) PC PC A ALU 移位器 内总线 MAR PC 打入 A ALU 移 内 MAR PC A ALU 移 内 PC C0 C0 打入 R0~R3 R0~R3 C D C D SP PC PSW MDR A 移位器 B ALU R2 R0 R1 M I/O CB 内总线 C R3 D MAR MDR IR PC SP PSW AB DB 控制逻辑 3)转移地址 M IR 寄存器寻址: R0 R0 B ALU 移位器 内总线 PC R0 打入 B ALU 移 内 PC 寄存器间址: R0 打入 B ALU 移 内 MAR AB M DB 置入 MDR B MAR MDR MDR 移、 内 PC ALU R0~R3 R0~R3 C D C D SP PC PSW MDR A 移位器 B ALU R2 R0 R1 M I/O CB 内总线 C R3 D MAR MDR IR PC SP PSW AB DB 控制逻辑 IR R0 R0 B ALU 移位器 内总线 4)操作数地址 寄存器寻址: R0 R1 寄存器间址: R0 打入 B ALU 移 内 MAR MAR R1 R0~R3 R0~R3 C D C D SP PC PSW MDR A 移位器 B ALU R2 R

文档评论(0)

skewguj + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档