(金)(精)电工学(少学时)第十二章组合逻辑电路--新.ppt

(金)(精)电工学(少学时)第十二章组合逻辑电路--新.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
三、二极管和三极管的开关作用 1. 二极管的开关特性 2. 三极管的开关特性 12.1 基本逻辑关系与门电路 12.1.1 三种基本逻辑关系 1. “与”逻辑关系 2. “或”逻辑关系 3. “非”逻辑关系 一、 “与” 门电路及其逻辑符号 二、“或” 门电路及其逻辑符号 三、“非” 门电路及其逻辑符号 12.2.3 TTL门电路 一、 TTL“与非”门电路 二、三态输出“与非”门 “异或”(XOR)逻辑的运算规则 12.3 逻辑代数及函数化简 2. 常量与变量的关系 12.3.3 逻辑函数的化简 12.4 组合逻辑电路的分析 组合逻辑电路分析 “同或”(NXOR)逻辑的运算规则 12.5 组合逻辑电路的设计 12.6 加法器 一、半加器 二、全加器 (a)1/2逻辑图 (b)图形符号 74LS183是集成加法器电路组件,含有两个独立的全加器。 74LS183的外观及管脚排列 12.7 编码器 2. 二 – 十进制编码器 74LS139型译码器 集成3线—8线译码器74LS138 三、显示译码器 二-十进制集成译码器74LS42的状态真值表 A3 A2 A1 A0 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 Y8 Y9 0 0 0 0 0 1 1 1 1 1 1 1 1 1 0 0 0 1 1 0 1 1 1 1 1 1 1 1 0 0 1 0 1 1 0 1 1 1 1 1 1 1 0 0 1 1 1 1 1 0 1 1 1 1 1 1 0 1 0 0 1 1 1 1 0 1 1 1 1 1 0 1 0 1 1 1 1 1 1 0 1 1 1 1 0 1 1 0 1 1 1 1 1 1 0 1 1 1 0 1 1 1 1 1 1 1 1 1 1 0 1 1 1 0 0 0 1 1 1 1 1 1 1 1 0 1 1 0 0 1 1 1 1 1 1 1 1 1 1 0 输 入 输 出 集成4线—10线译码器74LS42管脚排列 在数字电路中,常常需要把运算结果用十进制 数显示出来,这就要用显示译码器来实现。 二 十进制BCD码 显示译码器 驱动器 显示器 g f e d c b a 1. 半导体数码管 由七段发光二极管构成 例: 共阴极接法 a b c d e f g 0 1 1 0 0 0 0 1 1 0 1 1 0 1 低电平时发光 高电平时发光 共阳极接法 a b c g d e f +U d g f e c b a g f e d c b a 共阴极接法 a b c d e f g 2. 七段译码显示器 A0 A1 A2 A3 a g f e d c b 译码器 二 十进制代码 (共阴极) 1 0 0 1 0 1 1 1 1 1 1 7个 4位 七段显示译码器状态表(共阴) g f e d c b a A3 A2 A1 A0 a b c d e f g 0 0 0 0 1 1 1 1 1 1 0 0 0 0 0 1 0 1 1 0 0 0 0 1 0 0 1 0 1 1 0 1 1 0 1 2 0 0 1 1 1 1 1 1 0 0 1 3 0 1 0 0 0 1 1 0 0

文档评论(0)

xiaofei2001128 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档