- 1、本文档共5页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验3双口RAM的仿真与综合.
实验题目 双口RAM的仿真与综合
宏单元调用
实验内容
双口RAM的端口有写时钟控制端口wrclock、写始能端口wren、数据输入端口data、写地址端口wraddress、读时钟端口rdclock、读地址端口rdaddress以及输出端口q;
在QuartusII软件环境下对双口ram进行宏单元调用,并对它进行综合;
在modelsim软件环境下编写激励模块,并对宏调用的双口ram进行仿真;
进一步熟悉QuartusII软件和modelsim软件的功能及环境。
详细设计
设计步骤如下:
在QuartusII软件环境下对双口ram进行宏单元调用,并对它进行综合;
在modelsim软件环境下编写激励模块,并对宏调用的双口ram进行仿真,双口RAM的端口有写时钟控制端口wrclock、写始能端口wren、数据输入端口data、写地址端口wraddress、读时钟端口rdclock、读地址端口rdaddress以及输出端口q;
在modelsim软件环境下进行后仿真。
根据仿真结果分析,最后得出结论。
仿真结果
在异步时钟脉冲下的结果如下:
对应的地址有对应的输出,可以看出网表文件加上相应的延时文件仿真速度变慢同时得到的结果更接近实际。
可以看出地址1,输入的是58,则输出的是58.
不连续地址变换仿真结果如上图。
连续地址变换所得仿真结果如上图。
总结:经过综合得出后仿真结果可以得出输出数据存在一定的时延,数据在输出时必须经过一定时间后才能有稳定的输出,可见前仿真比较稳定,后仿真有延时,更接近实际。由以上
RAM的端口有写时钟控制端口wrclock、写始能端口wren、数据输入端口data、写地址端口wraddress、读时钟端口rdclock、读地址端口rdaddress以及输出端口q;
可以得出地址数共有8个,及3位二进制数。数据共8位二进制。
(2)查看设计对应的寄存器传输级视图
(3)布线情况
(4)传真查看图
四、 调试情况,设计技巧及体会
通过本次实验,我学会了宏调用双口ram,并学会对它设计激励并在modelsim软件环境下进行后仿真,通过本次实验,我更加熟悉了利用verilo语言来描述电路,同时熟悉了利用软件仿真电路的逻辑功能并进行验证和分析。使我对QuartusII有了初步的了解,同时让我了解到硬件可以用软件来完成,此软件的模拟仿真给我们学习数字电路有很大的帮助,形象的表达了信号的输出。通过本次实验,除modelsim软件仿真电路以外,我又学会了QuartusII仿真软件的使用,觉得两个软件各自有各自的优点。并学会使用QuartusII进行对设计模块进行综合并学会了后仿真。了解了在QuartusII软件的宏调用方法。使我对FPGA有了更深刻的了解。
源程序清单
激励如下:
`timescale 1 ns/1 ns
module st_ram;
reg Rdclock,Wrclock,Wren;
reg [7:0] Data;
reg [2:0] Rdaddress,Wraddress;
wire [7:0] Q;
ram2 ram(Data,Rdaddress,Rdclock,Wraddress,Wrclock,Wren,Q );
initial
Wrclock=0;
always
#5 Wrclock=~Wrclock;
initial
Rdclock=0;
always
#10 Rdclock=~Rdclock;
initial
begin
Wren = 0; Data = 8d23; Wraddress = 3d0; Rdaddress = 3d0;
#10 Wren = 1;
#45 Wren = 0;
#20 Wraddress = 3d1; Rdaddress = 3d1;
#10 Data = 8d56;
#10 Wren = 1;
#45 Wren = 0;
#20 Wraddress = 3d2; Rdaddress = 3d2;
#10 Data = 8d68;
#10 Wren = 1;
#45 Wren = 0;
#20 Wraddress = 3d3; Rdaddress = 3d3;
#10 Data = 8d58;
#10 Wren = 1;
#45 Wren = 0;
#20 Wraddress = 3d4; Rdaddress = 3d4;
#10 Data = 8d33;
#10 Wren = 1;
#45 Wr
文档评论(0)