- 1、本文档共17页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[第4章主存储器掌握62习题学时
本章重点 第4章 主存储器 4.3 主存储器的奇数指标 4.4 主存储器的基本操作 4.5 读/写存储器 4.5 读/写存储器 3. SRAM 与 DRAM的比较 SRAM:集成度低,功耗大,封装引脚多,尺寸大, 速度快,只要不断电信息不会丢失。价格较贵 DRAM:集成度高,功耗小,封装引脚少,尺寸小, 速度低,靠电容保存信息,信息易丢失,必须在2MS 内全部刷新一次。价格便宜。 4.6 半导体存储器的主要应用 4.7 DRAM的研制与发展 4.8 半导体存储器的组成与控制 4.9 多体交叉存储器 总结 1.存储器的分类 2.静态、动态存储器的存取原理 3.存储器与CPU的连接 4.作业 4.1、4.2、4.3、4.5、4.6、4.7、4.8、4.10 * 计算机组成原理与结构 * 计算机组成原理与结构 存储器层次结构是组成原理这门课的重点,主存芯片的字扩展和位扩展方案设计 ? 存储器的分类 包括各种不同的分类方式,不同存储器的对比 存储器的层次化结构 理解Cache-主存-外存的层次结构设计的原理和目的 半导体随机存取存储器 1.?????? SRAM存储器的工作原理 2.?????? DRAM存储器的工作原理 注意DRAM刷新相关问题,以及SRAM和DRAM的对比 只读存储器 知道有PROM、EPROM、EEPROM等不同种类的ROM 主存与CPU的连接 这是解决主存扩展问题的基础 双口RAM和多模块存储器 识记 理解 掌握 了解 熟练掌握 掌握 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 4.1 主存储器处于全机中心地位 4.2 主存储器分类 1.随机存储器 random access memory RAM 2.只读存储器 read only memory ROM 3.可编程的只读存储器 programmable ROM PROM 4.可擦除可编程只读存储器 erasable PROM EPROM 5.电可擦除可编程只读存储器 electrically EPROM E2PROM Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 1. 主存容量 以字或字节为单位表示的存储单元总数。 1K=1024=210、1M=1024K=220、1G=1024M=230 1字节--- 8位二进制数 存储字---计算机可寻址的最小单位,一般是8的倍数。 32位地址线最多可寻址 4G。 字长—一个存储字所包含的二进制位数。 2.存储速度 (1)存取时间:启动一次存储器操作到完成操作所经历的时间. (2)存储周期:连续两次独立的存储操作所需的最小时间间隔。一般略大于存取时间。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 1. 读(取)操作 存储器?CPU。 2. 写(存)操作 CPU?存储器。 一般情况下CPU的速度快于主存 CPU 读写 Ready 主存储器 地址总线 数据总线 控制总线 AR DR Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 1. 静态存储器SRAM 6管静态存储单元,MOS管工作在截止状态和饱和状态。 T1 T2 记录信息, T3 T4 相当于电阻, T5 T6 是读写控制门。 字选择:地址译码选择 位线:数据输入输出。 位线1 位线2 VDD VGG VSS 字选择线 T1 T2 T3 T4 T5 T6 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose
文档评论(0)