- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
学士学位论文__基于vhdl的语言数字钟的设计
HEFEI UNIVERSITY
课程设计报告
题 目 基于VHDL语言数字钟的设计
系 别
年级专业
姓 名
指导老师
完成时间
摘 要
本设计主要研究基于VHDL的语音数字钟的设计,该数字钟具有年、月、日、时、分、秒计数显示功能,以24小时循环计数;具有校对功能、整点报时以及清零、使能功能。
本设计主要是在介绍了EDA及VHDL一些相关基本知识的基础上,最后通过仿真出时序图实现预定功能。VHDL EDA 数字钟图
The Design?of?a Voice Digital Clock?Based?on?VHDL
Abstract
The design for a multi-functional digital clock, with a year, month, day, hours, minutes and seconds count display to a 24-hour cycle count; have proof functions and the whole point timekeeping function.
The design is mainly the introduction of the EDA and some related basic knowledge of VHDL, based on the further use of EDA technology,
hardware-description language VHDL description logic means for the system design documents, in MaxplusII tools environment, a top-down design, by the various modules together build a voice digital clock. Finally, a timing diagram of the simulation to achieve the intended function. Describes the key design principles and digital clock sub-module approach. Finally,by Max + plusII on timing simulation, debugging and running, by the hardware testing, the two systems designed are verified to realize the advanced design goal.
Through this experimental design further enhances the ability of the digital clock works and EDA technology has a more thorough understanding.
Keywords: VHDL EDA digital clock Simulation diagram
目 录
第一章 绪论 1
1.1选题背景 1
1.1.1课题相关技术的发展 1
1.1.2课题研究的必要性 2
1.2 课题研究的内容 2
第二章 EDA概述 3
2.1 EDA简介 3
2.2 可编程逻辑器件FPGA 3
2.3 硬件描述语言VHDL 4
2.3.1 VHDL的特点 5
2.3.2 VHDL的设计结构 6
2.3.3 VHDL的设计步骤 6
2.4 MAX+plusⅡ 概述 7
第三章 数字钟的设计要求及总体设计 8
3.1设计要求 8
3.2 总体设计 8
3.2.1设计框图 8
3.2.2设计原理图 9
3.3 设计原理 10
3.4各模块及其功能 10
3.5端口引脚名称 11
第四章 VHDL程序设计 12
4.1分频模块 12
4.2软件设计 13
4.2.1 SECOND模块 13
4.2.2 MINUTE模块 15
4.2.3 HOUR模块 17
4.2.4 扫描模块 18
4.2.5显示模块 20
4.2.6定时闹钟模块 21
4.2.7 日计数模块 23
4.2.8 月计数模块 25
4.2.9 年计数模块 27
4.3硬件测试及说明 30
4.3.1顶层模块原理图 30
4.3.2电子钟基本功能仿真结果 31
4.3.3硬件测试说明 32
4.3.4结论 32
第五章 总结 3
您可能关注的文档
- 学士学位论文__基于sas分析重庆市进出口总额影响因素的研究.doc
- 学士学位论文__基于spss对大学生对食堂满意度的调查研究—以江苏理工学院为例8.doc
- 学士学位论文__基于sdn的数据包控制策略的研究.doc
- 学士学位论文__基于ssh的中小型酒店管理系统的设计与实现.doc
- 学士学位论文__基于stm32f4的蓝牙控制小车.doc
- 学士学位论文__基于smpt1000西门子pcs7的锅炉综合过程控制.doc
- 学士学位论文__基于stm32的无线通信系统设计课程设计.doc
- 学士学位论文__基于stm32控制器的lvdt位移测量系统设计.doc
- 学士学位论文__基于tdmr的网络分析及优化.doc
- 学士学位论文__基于vb的学生信息管理系统的开发.doc
- 学士学位论文__基于web的电话卡销售系统论文.doc
- 学士学位论文__基于web的学生综合测评系统的设计与实现.doc
- 学士学位论文__基于web方式的教学评价系统—项目教学评价实验研究报告.doc
- 学士学位论文__基于web的学生(设计)管理系统设计与实现大学.doc
- 学士学位论文__基于安卓的飞机大战游戏.doc
- 学士学位论文__基于安卓平台的图像引导滤波算法的实现.doc
- 学士学位论文__基于北斗卫星定位系统设计.doc
- 学士学位论文__基于财务管理视角的a公司内部控制体系优化研究.doc
- 学士学位论文__基于安卓的良食健康饮食信息系统语音搜索模块设计 .doc
- 学士学位论文__基于城市社区老年公共服务设施空间分布特征及配置优化的研究实习.doc
最近下载
- 成人胃残余量超声监测技术规范.docx VIP
- 金属冶炼企业安全生产管理人员:事故应急处置和案例分析.ppt VIP
- 采购降本推进计划.pdf VIP
- 定制产品合同协议.docx VIP
- 恒大地下车库VI标识标牌标准化方案(超豪华版)恒大地产集团.pdf VIP
- 【教学课件】《人体对外界环境的感知》(人教).ppt VIP
- 滚动轴承外球面球轴承和偏心套外形尺寸.pdf VIP
- 第一单元第四课《上学路上》教案 湘美版(2024)一年级上册.doc VIP
- 突发事件应急预案.doc VIP
- 2024年03月上海市公安局浦东分局2024年上半年度招考文员笔试上岸试题历年典型考题与考点剖析附带答案解析.docx VIP
文档评论(0)