MIPS流水线CPU的verilog实现.docVIP

  • 777
  • 0
  • 约3.15万字
  • 约 42页
  • 2017-01-13 发布于重庆
  • 举报
MIPS流水线CPU的verilog实现

实验目的 了解提高CPU性能的方法。 掌握流水线MIPS微处理器的工作原理。 理解数据冒险、控制冒险的概念以及流水线冲突的解决方法。 掌握流水线MIPS微处理器的测试方法。 实验任务 设计一个32位流水线MIPS微处理器,具体要求如下: 至少运行下列MIPS32指令。 算术运算指令:ADD、ADDU、SUB、SUBU、ADDI、ADDIU。 逻辑运算指令:AND、OR、NOR、XOR、ANDI、ORI、XORI、SLT、SLTU、SLTI、SLTIU。 移位指令:SLL、SLLV、SRL、SRLV、SRA。 条件分支指令:BEQ、BNE、BGEZ、BGTZ、BLEZ、BLTZ。 无条件跳转指令:J、JR。 数据传送指令:LW、SW。 空指令:NOP。 采用5级流水线技术,对数据冒险实现转发或阻塞功能。 在XUP Virtex-Ⅱ Pro 开发系统中实现MIPS微处理器,要求CPU的运行速度大于25MHz。 实验原理 总体设计 流水线是数字系统中一种提高系统稳定性和工作速度的方法,广泛应用于高档CPU的架构中。根据MIPS处理器的特点,将整体的处理过程分为取指令(IF)、指令译码(ID)、执行(EX)、存储器访问(MEM)和寄存器会写(WB)五级,对应多周期的五个处理阶段。如图3.1所示,一个指令的执行需要5个时钟周期,每个时钟周期的上升沿来临时,此指令所代表的一系列数据和控制信息

文档评论(0)

1亿VIP精品文档

相关文档