数字存储示波器设计制作报告..docVIP

  1. 1、本文档共17页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字存储示波器设计制作报告.

数字存储示波器设计制作报告 孙吉吉 孙士友 周洪亮 (控制科学系0004101) 指导教师:蔡惟铮 1.立项依据 1.1.1课题研究的目的、意义: (1)课题研究的目的: ① 通过课题的研究进一步巩固所学的知识,同时学习课程以外的知识,培养综合应用知识的能力。 ② 锻炼动手能力与实际工作能力,将所学的理论与实践结合起来。 ③ 培养团队精神,加强协作能力,增进同学间的友谊。 ④ 尽力研究出预期成果,如有可能的话申报相关的知识产权,并使成果产业化。 (2)课题研究的意义: ① 研究过程本身可以使参与者得到极大的锻炼,为将来参加实际工作做好准备。 ② 研究的预期成果可以弥补现有示波器的不足,如能实现产业化,将在低档型方面有较大市场。 1.1.2现状分析: 示波器在电子、电气、控制等领域应用十分广泛。随着计算机技术的发展,数字示波器已经实现与计算机互联、共享数据,但市场现有的示波器也有诸多不足,如价格昂贵、体积重量偏大、携带不方便等,而齐全的功能在很多的场合并不一定能够得到充分的应用。 本课题所研究的可存储虚拟示波器定位为低档型,即在性能上只需满足大多场合的基本应用,努力实现小型化,价格尽可能低廉,这样在财力有限的小用户(电子爱好者、小型企业)中能够普及,在大用户的使用中发挥便携性强的优势,与高档示波器配合使用,互相取长补短。 2.课题研究的主要内容及实施方案 2.1.1课题研究的主要内容: 本课题研究的主要内容是如何建立一套可存储虚拟示波器系统,其具体组成为: ① 硬件系统: 硬件系统由计算机硬件系统和外部硬件系统组成。这里主要研究外部硬件系统,其主要目标是实现数据采集、AD转换、数据缓冲及压缩、数据存储、向计算机系统传输。 ② 软件系统: 软件系统的主要任务是通过计算机硬件系统读取由外部硬件设备传输来的数据,进行解压、变换、排除干扰信号、将波形显示在显示器上,并进行波形的存储、打印与分析。 在实现以上基本功能的前提下,还可以进行进一步的扩展国,如硬件系统性能的担高、成本的降低、体积重量的减小、接口的扩展;软件系统功能的完善、用户界面的改进、数据的格式化、网络化,最终目标是产业化。 2.1.2实施方案: 本系统实施方案如下页图一所示: 2.1.3工作条件: 信号源、单片机编程器、普通数字示波器、带RS-232串口的计算机系统。 随着工作的进展对实验条件的要求可能会有所变化。 3.问题的分析与几种主要实施方案的讨论 3.1.1问题的分析 本课题的主要问题在于模拟信号向数字信号的转换。为了测试高频模拟信号,必须采用高速的模数转换技术。采样定理指出,要不失真地复现输入信号,采样频率必须大于等于输入信号频率上限的二倍,但在实际工作中,要得到较理想的输入信号的波形,在输入信号的每个周期必须采十个以上的数据点。这样绘制出的波形图才能比较准确地反映输入信号的特征。因此,高速采样及模数转换技术成为本课题的主要重难点。 3.1.2几种方案的讨论 在本课题的研究过程中,我们提出了以下的方案以解决该问题。 直接AD采样 该方案采用市售高速AD转换芯片,直接对输入信号进行采样、转换,然后存储在单片机或RAM中。 该方案的主要优点是软硬件设计简单,且有很多现成的资料可以参考。缺点在于速度与价格难以兼顾,市售高速AD转换芯片的价格与速度基本成指数关系,而且有很多高速AD转换芯片难于购买。因此,以较低的价格只能得到较低的性能。另一方面,从科技创新本身来说,本方案的技术已经相当成熟,真正创新的内容不多。 (2)取样示波器方案 所谓取样示波器,就是在一个周期信号的不同周期采样,从而获得周期信号的信息。 如图二所示:对于输入信号,设其周期为T,如果能够准确地得到其T/n的时间,那么就可以每隔时间采样一次,采n个数据点,实际上与在一个周期内采n个数据点是等价的。 此外,如果将逐次比较AD转换的各次比较过程分在各个不同的周期,但都对应相同的相位,从理论上来说于在一个周期内采样是等价的,而每次比较的时间总比完整的转换时间短的多,因此分周期逐次比较可以对频率更高的输入信号进行采样。 图二A:直接采样方案示意图 图二B:隔周期采样方案示意图 该方案的主要优点是可以采集很高频率的周期性输入信号。但该方案的难点也是很明显的:如何准确获取T/n的时间。 在本课题的研究过程中,我们曾尝试用集成锁相环CC4046来实现此功能,通过计数器与CC4046可以实现对经过整形的输入信号2101分频,再21倍频,实质上就是锁定输入信号周期的的时间。但发现在倍频时CC4046很难锁定,几乎得不到稳定的输出波形。因此该方案最终被放弃。 事实上,该方案还是有前景的。可以考虑使用稍高档的集成锁相环,可能可以解决失锁的问题,另外,如果采用数字锁相环,或者用单片机结合PLD,可以

文档评论(0)

stzs + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档